基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
目的针对高速数字信号处理的要求,给出了用现场可编程门阵列(FPGA)实现的快速傅里叶变换(FFT)方案.方法算法为按时间抽取的基4算法,采用递归结构的块浮点运算方案,蝶算过程只扩展两个符号位以适应雷达信号处理的特点,乘法器由阵列乘法器实现.结果采用流水方式保证系统的速度,使取数据、计算旋转因子、复乘、DFT等操作协调一致,在计算、通信和存储间取得平衡,避免了瓶颈的出现.结论实验表明,用FPGA实现高速数字信号处理的算法是一个可行的方案.
推荐文章
用FPGA实现FFT的一种方法
FFT
蝶形运算
分时复用
FFT的FPGA实现
DFT FFT FPGA CORDIC
OFDM中的FFT模块设计及其FPGA实现
快速傅里叶变换
正交频分复用
现场可编程门阵列
Verilog HDL
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 用FPGA实现FFT的研究
来源期刊 北京理工大学学报 学科 工学
关键词 离散傅里叶变换 快速傅里叶变换 块浮点运算 可编程门阵列
年,卷(期) 1999,(2) 所属期刊栏目 光学与电子工程
研究方向 页码范围 234-238
页数 5页 分类号 TP39|TN957.511
字数 2600字 语种 中文
DOI 10.3969/j.issn.1001-0645.1999.02.023
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 韩月秋 北京理工大学电子工程系 100 1508 19.0 35.0
2 刘朝晖 北京理工大学电子工程系 2 116 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (113)
同被引文献  (32)
二级引证文献  (349)
1992(1)
  • 参考文献(1)
  • 二级参考文献(0)
1999(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2000(1)
  • 引证文献(1)
  • 二级引证文献(0)
2002(1)
  • 引证文献(1)
  • 二级引证文献(0)
2003(12)
  • 引证文献(9)
  • 二级引证文献(3)
2004(5)
  • 引证文献(3)
  • 二级引证文献(2)
2005(29)
  • 引证文献(14)
  • 二级引证文献(15)
2006(33)
  • 引证文献(10)
  • 二级引证文献(23)
2007(52)
  • 引证文献(16)
  • 二级引证文献(36)
2008(56)
  • 引证文献(15)
  • 二级引证文献(41)
2009(48)
  • 引证文献(11)
  • 二级引证文献(37)
2010(46)
  • 引证文献(6)
  • 二级引证文献(40)
2011(31)
  • 引证文献(5)
  • 二级引证文献(26)
2012(23)
  • 引证文献(7)
  • 二级引证文献(16)
2013(29)
  • 引证文献(1)
  • 二级引证文献(28)
2014(23)
  • 引证文献(3)
  • 二级引证文献(20)
2015(21)
  • 引证文献(4)
  • 二级引证文献(17)
2016(24)
  • 引证文献(4)
  • 二级引证文献(20)
2017(7)
  • 引证文献(1)
  • 二级引证文献(6)
2018(12)
  • 引证文献(1)
  • 二级引证文献(11)
2019(9)
  • 引证文献(1)
  • 二级引证文献(8)
研究主题发展历程
节点文献
离散傅里叶变换
快速傅里叶变换
块浮点运算
可编程门阵列
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
北京理工大学学报
月刊
1001-0645
11-2596/T
大16开
北京海淀区中关村南大街5号
82-502
1956
chi
出版文献量(篇)
5642
总下载数(次)
13
总被引数(次)
57269
论文1v1指导