基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
【正】 SDRAM(同步内存) 顾名思义,同步内存就是指它同系统时钟同步,系统时钟控制CPU和SDRAM,可以取消等待周期,数据可在一个脉冲周期开始传输,而EDO RAM每隔2个时钟脉冲周期才开始传输,FPMRAM每隔3个时钟脉冲周期才开始传输。SDRAM也采用了多体(Bank)存储器结构和突发模式,能传输一整块而不是一段数据。 SDRAM Ⅱ(DDR,同步内存Ⅱ) 同步内存Ⅱ。也称DDR (Double Data Rate),是目前SDRAM的更新产品,DDR的核心建立在SDRAM的基础上,但在速度和容量上有了提高。与SDRAM相比有两个不同点:首先,它使用了更多、更先进的同步电路。其次,DDR
推荐文章
Delphi内存管理与内存泄漏探析
内存分配
内存释放
内存泄漏
智能型远程作业系统
基于 PD RA M混合内存架构的 Li nux 内存管理算法
相变存储器
混合内存
Linux内核
内存管理
GEM5模拟器
Java程序内存泄漏综述
内存泄漏
垃圾回收
内存低效
Java
基于多级缓存的内存管理方案
内存管理
多级缓存
快速分配
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 关于内存
来源期刊 电脑采购 学科 经济
关键词 脉冲周期 内存 系统时钟同步 同步电路 存储器结构 等待周期 时钟控制 传输 段数据 新产品
年,卷(期) 1999,(18) 所属期刊栏目
研究方向 页码范围 22-22
页数 1页 分类号 F764.6
字数 语种
DOI
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1999(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
脉冲周期
内存
系统时钟同步
同步电路
存储器结构
等待周期
时钟控制
传输
段数据
新产品
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电脑采购
周刊
1009-0886
11-4400/TP
北京市海淀区玉渊潭南路85号君安写字楼4
出版文献量(篇)
14156
总下载数(次)
4
总被引数(次)
0
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导