基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
在既定工艺条件下,改善电路性能可以通过改进电路、采用不同的时钟技术以及调整电路的器件尺寸来实现;改进电路,可以提高电路速度,减小或消除时钟偏差问题;选择适当的时钟技术,能够满足功耗、速度或可靠性等方面的不同要求;在优化程序的帮助下,调整器件尺寸能大大减小电路面积并改善电路性能.文中对以上几个方面进行理论分析和计算机模拟,得到有关高速CMOS电路的选择原则和设计方法.
推荐文章
CMOS数字电路低功耗的层次化设计
低功耗
CMOS
抽象层次
基于模块化的数字电路优化设计研究
数字电路
模块化
优化设计
遗传算法
基于模块化的 数字电路优化设计研究
数字电路
模块化
优化设计
遗传算法
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 CMOS数字电路的速度功耗优化设计
来源期刊 微电子学 学科 工学
关键词 CMOS 数字电路 高速/低功耗电路 时钟技术 器件尺寸调整
年,卷(期) 2000,(4) 所属期刊栏目 技术报告
研究方向 页码范围 273-275
页数 3页 分类号 TN402
字数 3406字 语种 中文
DOI 10.3969/j.issn.1004-3365.2000.04.016
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 周润德 清华大学微电子学研究所 57 414 12.0 18.0
2 刘淼 清华大学微电子学研究所 8 50 4.0 7.0
3 葛元庆 清华大学微电子学研究所 15 98 6.0 9.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (6)
节点文献
引证文献  (7)
同被引文献  (0)
二级引证文献  (1)
1983(1)
  • 参考文献(1)
  • 二级参考文献(0)
1989(1)
  • 参考文献(1)
  • 二级参考文献(0)
1991(1)
  • 参考文献(1)
  • 二级参考文献(0)
1993(2)
  • 参考文献(2)
  • 二级参考文献(0)
1996(1)
  • 参考文献(1)
  • 二级参考文献(0)
2000(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2002(1)
  • 引证文献(1)
  • 二级引证文献(0)
2003(1)
  • 引证文献(1)
  • 二级引证文献(0)
2005(2)
  • 引证文献(2)
  • 二级引证文献(0)
2008(3)
  • 引证文献(3)
  • 二级引证文献(0)
2009(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
CMOS
数字电路
高速/低功耗电路
时钟技术
器件尺寸调整
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学
双月刊
1004-3365
50-1090/TN
大16开
重庆市南坪花园路14号24所
1971
chi
出版文献量(篇)
3955
总下载数(次)
20
总被引数(次)
21140
论文1v1指导