基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
研究高速RS码编码器的设计与实现问题.给出了最优对偶基的计算方法,研究了用对偶基下的bit-parallel乘法器构成RS系统码编码器.用P0PGA实现了高速RS编码器,仿真结果表明编码器的吞吐率可以达到125Mbytes/s.
推荐文章
基于FPGA的RS编码器设计与实现
里德-索洛蒙编码
对称结构
现场可编程逻辑阵列
DVB-C系统中RS编码器的设计与实现
RS编码器
有限域
MODELSIM
FPGA
CMMB 系统中 RS 编码器的设计与实现
现场可编程逻辑阵列
编码器
设计
实时仿真
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 高速RS编码器的设计与实现
来源期刊 信号处理 学科 工学
关键词 RS编码器 对偶基 高速实现
年,卷(期) 2000,(4) 所属期刊栏目 学术论文与技术报告
研究方向 页码范围 291-296
页数 6页 分类号 TN91
字数 3564字 语种 中文
DOI 10.3969/j.issn.1003-0530.2000.04.001
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 鞠德航 7 38 4.0 6.0
2 于伟 3 26 3.0 3.0
3 李文 1 6 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (2)
节点文献
引证文献  (6)
同被引文献  (0)
二级引证文献  (0)
1982(1)
  • 参考文献(1)
  • 二级参考文献(0)
1995(1)
  • 参考文献(1)
  • 二级参考文献(0)
2000(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2003(2)
  • 引证文献(2)
  • 二级引证文献(0)
2005(2)
  • 引证文献(2)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
RS编码器
对偶基
高速实现
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
信号处理
月刊
1003-0530
11-2406/TN
大16开
北京鼓楼西大街41号
18-143
1985
chi
出版文献量(篇)
5053
总下载数(次)
13
总被引数(次)
32728
论文1v1指导