基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍了环绕立体声处理ASIC设计中的基于多路选择器结构的并,J乘法器设计原理及实现方法,这种并行乘去器适合四级指令流水线结构的处理器对声音信号的实时处理.其结构规则,有利于VLSI设计实现并且提高了设计效率.使用VHDL语言描述并进行综合和仿真.结果表明,其占用硬件资源较省, 工作频率可达47.2MHz,满足声音信号实时处理要求.
推荐文章
并行行旁路乘法器的设计与实现
有限状态机
行旁路乘法器
PRB乘法器
一种并行乘法器的设计与实现
并行乘法器
Booth2
Wallace树
大数乘法器的设计与硬件实现
RSA
平行四边形乘法器
流水线
基于部分积优化的高速并行乘法器实现
数字信号处理
乘法器电路
编码
低功耗
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 环绕立体声处理ASlC中并行乘法器的设计与实现
来源期刊 半导体技术 学科 工学
关键词 乘法器 环绕立体声 ASIC VHDL 综合
年,卷(期) 2001,(10) 所属期刊栏目 EDA技术专栏
研究方向 页码范围 26-28,32
页数 4页 分类号 TN492
字数 1114字 语种 中文
DOI 10.3969/j.issn.1003-353X.2001.10.008
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 孙涛 华南理工大学应用物理系专用集成电路研究室 18 83 5.0 8.0
2 郑学仁 华南理工大学应用物理系专用集成电路研究室 72 463 12.0 17.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2001(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
乘法器
环绕立体声
ASIC
VHDL
综合
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
半导体技术
月刊
1003-353X
13-1109/TN
大16开
石家庄179信箱46分箱
18-65
1976
chi
出版文献量(篇)
5044
总下载数(次)
38
总被引数(次)
24788
论文1v1指导