基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍了双通道高速数据采集系统的硬件结构和原理,包括双通道性能一致性,模拟放大,量化采集,程控多段触发记录等.
推荐文章
基于FPGA双通道高速数据采集系统的设计与实现
高速数据采集
FPGA
MAX12529s
MicroBlaze
双通道编码高速存储系统设计
编码
RS-422
LVDS
RAM
双平面
双通道高速数据采集处理平台的设计与实现
数据处理
模数转换器
带通采样
高速串行接口
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 双通道高速数据采集系统的设计
来源期刊 集成电路应用 学科 工学
关键词 高速ADC 双通道性能一致 多段触发记录
年,卷(期) 2001,(6) 所属期刊栏目 设计苑地
研究方向 页码范围 43,47
页数 2页 分类号 TP3
字数 619字 语种 中文
DOI 10.3969/j.issn.1674-2583.2001.06.010
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 杨俊华 河北师范大学电子系 11 63 5.0 7.0
2 孙九宝 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2001(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
高速ADC
双通道性能一致
多段触发记录
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
集成电路应用
月刊
1674-2583
31-1325/TN
16开
上海宜山路810号
1984
chi
出版文献量(篇)
4823
总下载数(次)
15
论文1v1指导