基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍了一种基于0.5μm CMOS DLL合成1GHz信号的新方法.这种方法的特点是只通过使用简单的逻辑和放大来产生倍频信号.该设计的频率合成器包括两个部分:一个DLL(Delay-Locked Loop)和一个频率合成逻辑模块.输入的参考频率是25MHz,合成的输出频率为1GHz.
推荐文章
CMOS数控振荡器设计
数字压控振荡器
CMOS反相器
环形振荡器
低噪音设计
基于0.12微米CMOS技术10GHz压控振荡器的设计
压控振荡器
相位噪声
容性源极耦合电流放大器(SC3A)
基于0.18 μm CMOS工艺的6 GHz环形压控振荡器设计
射频集成电路
压控振荡器
CMOS工艺
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于DLL倍频技术的1GHz本地振荡器设计
来源期刊 半导体学报 学科 工学
关键词 延时锁相环 锁相环 频率合成器 压控延时线 压控振荡器 收发器 本地振荡器
年,卷(期) 2001,(8) 所属期刊栏目 研究快报
研究方向 页码范围 967-970
页数 4页 分类号 TN752
字数 365字 语种 中文
DOI 10.3321/j.issn:0253-4177.2001.08.003
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 仇玉林 中国科学院微电子中心 54 383 10.0 17.0
2 李金城 中国科学院微电子中心 2 2 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2001(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
延时锁相环
锁相环
频率合成器
压控延时线
压控振荡器
收发器
本地振荡器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
半导体学报(英文版)
月刊
1674-4926
11-5781/TN
大16开
北京912信箱
2-184
1980
eng
出版文献量(篇)
6983
总下载数(次)
8
总被引数(次)
35317
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导