作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
功耗已经成为高性能微处理器设计的最大挑战之一.每一代CPU的速度和复杂度的迅速增长超出降低电压和减小特征尺寸所带来的益处.这就需要在满足所有其它设计约束的同时,不断地提出新方法来降低功耗.文章首先概述了CPU的功耗问题,并描述了低功耗设计的主要趋势.其次,主要描述了高性能CPU的功耗源和系统问题,以及过去实际设计中所采用的一些技术.最后,阐明了未来的一些研究领域.
推荐文章
高性能低功耗32位浮点RISC微处理器的研究
精简指令系统
微处理器
总线预选器
高阶布斯算法
低功耗架构
高性能低功耗的32位RISC微处理器HMS30 C7202
嵌入式系统
微处理器
ARM
接口
16位低功耗微处理器的设计
MSP430
低功耗
微处理器
FPGA
80C51嵌入式微处理器内核的低功耗设计
低功耗
微处理器
门控时钟
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 降低高性能微处理器功耗技术与方法研究
来源期刊 计算机工程与应用 学科 工学
关键词 VLSI CPU 低功耗
年,卷(期) 2001,(11) 所属期刊栏目 博士论坛—微处理器设计专辑
研究方向 页码范围 54-56
页数 3页 分类号 TP332
字数 3094字 语种 中文
DOI 10.3321/j.issn:1002-8331.2001.11.020
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 张远奇 北京科技大学信息工程学院 3 8 1.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (5)
节点文献
引证文献  (7)
同被引文献  (0)
二级引证文献  (0)
1998(2)
  • 参考文献(2)
  • 二级参考文献(0)
1999(3)
  • 参考文献(3)
  • 二级参考文献(0)
2001(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2004(1)
  • 引证文献(1)
  • 二级引证文献(0)
2005(1)
  • 引证文献(1)
  • 二级引证文献(0)
2006(1)
  • 引证文献(1)
  • 二级引证文献(0)
2009(2)
  • 引证文献(2)
  • 二级引证文献(0)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
VLSI CPU 低功耗
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程与应用
半月刊
1002-8331
11-2127/TP
大16开
北京619信箱26分箱
82-605
1964
chi
出版文献量(篇)
39068
总下载数(次)
102
总被引数(次)
390217
相关基金
国家高技术研究发展计划(863计划)
英文译名:The National High Technology Research and Development Program of China
官方网址:http://www.863.org.cn
项目类型:重点项目
学科类型:信息技术
教育部科学技术研究项目
英文译名:Key Project of Chinese Ministry of Education
官方网址:http://www.dost.moe.edu.cn
项目类型:教育部科学技术研究重点项目
学科类型:
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导