基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本文讨论了采用FPGA和ASIC硬件实现高速实时FFT处理器的设计方案,作者在这种高速FFT设计时选择的特点基于Radix 4 DIT算法、采用乒乓RAM的设计思路以及级与级间采用流水结构.另外由于FFT基4运算的复杂性,所以在设计基4运算单元、数据通道中串并转换、运算数据的拉齐、颠倒位序、双地址发生等方面也有一些特点.整体上考虑是:尽可能地能够进行高速的FFT运算,本文针对1024点、16 bits位长、定点数、复数点进行运算;考虑到芯片外围接口的问题,希望外围能够尽量方便用户使用,所以在外围数据、状态和控制线上比较精简,从而把复杂的控制部分转移到芯片内部实现.
推荐文章
基于FPGA的高速定点FFT处理器的设计
FPGA
FFT处理器
流水线结构
并行技术
基4蝶形运算单元
基于FPGA的高速实时FFT处理器设计
FFT
FPGA
块浮点
状态机
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种高速实时定点FFT处理器的设计
来源期刊 电路与系统学报 学科 工学
关键词 FFT 处理器 基4单元 流水线 乒乓RAM ALU
年,卷(期) 2002,(1) 所属期刊栏目 论文
研究方向 页码范围 18-22
页数 5页 分类号 TN47
字数 3587字 语种 中文
DOI 10.3969/j.issn.1007-0249.2002.01.005
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 韩雁 浙江大学信息与电子工程系 62 299 9.0 15.0
2 韩泽耀 浙江大学信息与电子工程系 2 109 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (85)
同被引文献  (10)
二级引证文献  (182)
1986(1)
  • 参考文献(1)
  • 二级参考文献(0)
2002(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2003(2)
  • 引证文献(2)
  • 二级引证文献(0)
2004(4)
  • 引证文献(4)
  • 二级引证文献(0)
2005(16)
  • 引证文献(10)
  • 二级引证文献(6)
2006(7)
  • 引证文献(3)
  • 二级引证文献(4)
2007(34)
  • 引证文献(12)
  • 二级引证文献(22)
2008(23)
  • 引证文献(10)
  • 二级引证文献(13)
2009(35)
  • 引证文献(12)
  • 二级引证文献(23)
2010(27)
  • 引证文献(9)
  • 二级引证文献(18)
2011(29)
  • 引证文献(6)
  • 二级引证文献(23)
2012(14)
  • 引证文献(3)
  • 二级引证文献(11)
2013(19)
  • 引证文献(4)
  • 二级引证文献(15)
2014(26)
  • 引证文献(6)
  • 二级引证文献(20)
2015(10)
  • 引证文献(1)
  • 二级引证文献(9)
2016(7)
  • 引证文献(3)
  • 二级引证文献(4)
2017(2)
  • 引证文献(0)
  • 二级引证文献(2)
2018(6)
  • 引证文献(0)
  • 二级引证文献(6)
2019(5)
  • 引证文献(0)
  • 二级引证文献(5)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
FFT
处理器
基4单元
流水线
乒乓RAM
ALU
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电路与系统学报
双月刊
1007-0249
44-1392/TN
16开
广东省广州市
1996
chi
出版文献量(篇)
2090
总下载数(次)
5
总被引数(次)
21491
论文1v1指导