基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
高速数据合并转换器的功能是把多块的、高速的串行口数据合并在一起,然后转换成PCM流送到终端显示器显示.其中控制数据合并时间的计数器电路和并行数据转换成串行数据的移位电路都是在CPLD中形成的,并且由相应的软件控制成为帧频可编程的数据合并转换器,软件设计由C语言和C++语言来完成的.
推荐文章
基于CPLD某综合导航系统数码转换器设计
综合导航系统
数码转换
数据通讯
容错设计
高速时间-数字转换器设计与实现
时间数字转换器
USB2.O
串并转换
双向数据转换器的VHDL程序设计
VHDL
CPLD
数据转换器
设计
基于DPWM的高速高精度积分型模/数转换器
数字脉宽调制
积分型模/数转换器
可编程门阵列
脉宽调制信号
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于CPLD开发的高速数据合并转换器
来源期刊 半导体技术 学科 工学
关键词 CPLD 数据合并转换器 串行口 PCM流 软件设计
年,卷(期) 2002,(12) 所属期刊栏目 EDA技术专栏
研究方向 页码范围 54-56
页数 3页 分类号 TN919.3|TN91
字数 1905字 语种 中文
DOI 10.3969/j.issn.1003-353X.2002.12.016
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 潘凤娥 青岛远洋船员学院机电系 6 5 1.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2002(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
CPLD
数据合并转换器
串行口
PCM流
软件设计
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
半导体技术
月刊
1003-353X
13-1109/TN
大16开
石家庄179信箱46分箱
18-65
1976
chi
出版文献量(篇)
5044
总下载数(次)
38
论文1v1指导