基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
采用0.35μm CMOS工艺,实现了一个500MHz、32×32bit的高速五端口寄存器堆.它可以同时进行二个写操作和三个读操作,并且在同一时钟周期完成先写后读.在电流工作方式下,通过设计优化的存储单元、新型高速电流灵敏放大器以及一种灵敏放大器控制信号产生电路,提高了寄存器堆的读取速度.另外还采用了TSPC(true single-phase clock)-D触发器等高速技术来进一步加快读取速度,电路仿真结果表明该寄存器堆的读取时间为1.85ns.
推荐文章
32×32位三端口寄存器堆的加固设计
寄存器堆DICE
C-element单元
单粒子翻转
单粒子瞬态
6端口CMOS寄存器堆设计
寄存器堆
VLSI
定制设计
高速低功耗6端口分块式寄存器堆的设计
寄存器堆
低功耗
分块结构
数字信号处理器中10端口高速寄存器文件设计
数字信号处理器
寄存器文件
CMOS
灵敏运放
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种500MHz32×32bit高速五端口CMOS寄存器堆
来源期刊 半导体学报 学科 工学
关键词 多口寄存器堆 电流灵敏放大器 读取时间
年,卷(期) 2002,(12) 所属期刊栏目 研究论文
研究方向 页码范围 1320-1325
页数 6页 分类号 TN432
字数 4162字 语种 中文
DOI 10.3321/j.issn:0253-4177.2002.12.017
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李文宏 复旦大学专用集成电路与系统国家重点实验室 26 186 8.0 12.0
2 华林 复旦大学专用集成电路与系统国家重点实验室 9 104 5.0 9.0
3 王佳静 复旦大学专用集成电路与系统国家重点实验室 2 6 1.0 2.0
4 章倩苓 复旦大学专用集成电路与系统国家重点实验室 72 481 12.0 17.0
5 沈泊 复旦大学专用集成电路与系统国家重点实验室 24 180 8.0 11.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (9)
节点文献
引证文献  (5)
同被引文献  (0)
二级引证文献  (1)
1987(1)
  • 参考文献(1)
  • 二级参考文献(0)
1991(1)
  • 参考文献(1)
  • 二级参考文献(0)
1992(2)
  • 参考文献(2)
  • 二级参考文献(0)
1993(1)
  • 参考文献(1)
  • 二级参考文献(0)
1996(1)
  • 参考文献(1)
  • 二级参考文献(0)
1997(1)
  • 参考文献(1)
  • 二级参考文献(0)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2001(1)
  • 参考文献(1)
  • 二级参考文献(0)
2002(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2003(1)
  • 引证文献(1)
  • 二级引证文献(0)
2004(1)
  • 引证文献(1)
  • 二级引证文献(0)
2005(1)
  • 引证文献(0)
  • 二级引证文献(1)
2006(1)
  • 引证文献(1)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
多口寄存器堆
电流灵敏放大器
读取时间
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
半导体学报(英文版)
月刊
1674-4926
11-5781/TN
大16开
北京912信箱
2-184
1980
eng
出版文献量(篇)
6983
总下载数(次)
8
总被引数(次)
35317
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导