作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
在理想条件下分析了直接数字频率合成(DDFS)输出信号的主频谱,在此基础上,引入了延时叠加法来减小其杂散分量.本文也讨论了DDFS线路中器件本身的非理想特性引起的量化噪声及减小量化噪声的方法.采用上述这些方法后,DDFS输出信号的频谱中的杂散和噪声得到了较大的改善.如要进一步抑制DDFS的杂散和噪声,则应考虑应用DDFS + PLL方案.
推荐文章
直接数字频率合成器(DDS)的实现方法
直接数字频率合成器
分频器
除法器
减计数器
超前借位
可编程门阵列直接数字频率合成的抖动注入
直接数字频率合成
频谱
相位截断误差
抖动注入
VHF频段DDS频率合成器的杂散抑制策略
超短波
频率合成
DDS
杂散信号
舍位噪声
基于FPGA的直接数字频率合成器的设计
直接数字频率合成
现场可编程门阵列
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 直接数字频率合成杂散抑制方法的研究
来源期刊 电讯技术 学科 工学
关键词 直接数字频率合成 相位累加器 杂散抑制 量化噪声 DDS锁相环
年,卷(期) 2002,(5) 所属期刊栏目 研究与开发
研究方向 页码范围 10-14
页数 5页 分类号 TN74
字数 3426字 语种 中文
DOI 10.3969/j.issn.1001-893X.2002.05.003
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 汤汉屏 2 51 1.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (51)
同被引文献  (13)
二级引证文献  (242)
1997(1)
  • 参考文献(1)
  • 二级参考文献(0)
2002(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2004(3)
  • 引证文献(3)
  • 二级引证文献(0)
2005(2)
  • 引证文献(2)
  • 二级引证文献(0)
2006(3)
  • 引证文献(3)
  • 二级引证文献(0)
2007(10)
  • 引证文献(5)
  • 二级引证文献(5)
2008(19)
  • 引证文献(10)
  • 二级引证文献(9)
2009(24)
  • 引证文献(7)
  • 二级引证文献(17)
2010(23)
  • 引证文献(3)
  • 二级引证文献(20)
2011(26)
  • 引证文献(4)
  • 二级引证文献(22)
2012(24)
  • 引证文献(1)
  • 二级引证文献(23)
2013(38)
  • 引证文献(4)
  • 二级引证文献(34)
2014(25)
  • 引证文献(2)
  • 二级引证文献(23)
2015(28)
  • 引证文献(2)
  • 二级引证文献(26)
2016(27)
  • 引证文献(4)
  • 二级引证文献(23)
2017(15)
  • 引证文献(1)
  • 二级引证文献(14)
2018(13)
  • 引证文献(0)
  • 二级引证文献(13)
2019(11)
  • 引证文献(0)
  • 二级引证文献(11)
2020(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
直接数字频率合成
相位累加器
杂散抑制
量化噪声
DDS锁相环
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电讯技术
月刊
1001-893X
51-1267/TN
大16开
成都市营康西路85号
62-39
1958
chi
出版文献量(篇)
5911
总下载数(次)
21
总被引数(次)
28744
论文1v1指导