作者:
原文服务方: 现代电子技术       
摘要:
在高速PCB设计过程中,仅仅依靠个人经验布线,往往存在巨大的局限性.利用Cadence的Allegro软件包对电路进行PCB级的仿真,可以最优化线路布局,极大地提高电路设计质量,从而缩短设计周期.本文结合作者的实际设计经验,介绍使用Cadence的一般步骤并列举在使用过程中所发现的一些问题.
推荐文章
基于Cadence_Allegro的高速PCB设计信号完整性分析与仿真
高速PCB设计
信号完整性
反射
串扰
时序
SI分析及仿真
高速PCB信号完整性仿真分析
信号完整性 信号完整性仿真
IBIS
串扰
基于Cadence_Allegro的高速PCB设计信号完整性分析与仿真
高速PCB设计
信号完整性
反射
串扰
时序
SI分析及仿真
高速PCB的电源完整性分析
电源完整性
电源分配系统
同步开关噪声
退耦电容
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 利用Cadence Allegro进行PCB级的信号完整性仿真
来源期刊 现代电子技术 学科
关键词 高速PCB布线 Allegro 文件转换 信号完整性仿真
年,卷(期) 2002,(6) 所属期刊栏目 仿真与测试
研究方向 页码范围 83-85
页数 3页 分类号 TP3
字数 语种 中文
DOI 10.3969/j.issn.1004-373X.2002.06.032
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李新 1 56 1.0 1.0
2 张琳 1 56 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (56)
同被引文献  (8)
二级引证文献  (39)
2002(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2002(1)
  • 引证文献(1)
  • 二级引证文献(0)
2003(2)
  • 引证文献(2)
  • 二级引证文献(0)
2004(2)
  • 引证文献(2)
  • 二级引证文献(0)
2005(5)
  • 引证文献(4)
  • 二级引证文献(1)
2006(10)
  • 引证文献(6)
  • 二级引证文献(4)
2007(9)
  • 引证文献(4)
  • 二级引证文献(5)
2008(8)
  • 引证文献(6)
  • 二级引证文献(2)
2009(3)
  • 引证文献(3)
  • 二级引证文献(0)
2010(4)
  • 引证文献(3)
  • 二级引证文献(1)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
2012(14)
  • 引证文献(9)
  • 二级引证文献(5)
2013(4)
  • 引证文献(4)
  • 二级引证文献(0)
2014(9)
  • 引证文献(4)
  • 二级引证文献(5)
2015(8)
  • 引证文献(2)
  • 二级引证文献(6)
2016(6)
  • 引证文献(3)
  • 二级引证文献(3)
2017(2)
  • 引证文献(0)
  • 二级引证文献(2)
2018(3)
  • 引证文献(0)
  • 二级引证文献(3)
2019(4)
  • 引证文献(2)
  • 二级引证文献(2)
研究主题发展历程
节点文献
高速PCB布线
Allegro
文件转换
信号完整性仿真
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代电子技术
半月刊
1004-373X
61-1224/TN
大16开
1977-01-01
chi
出版文献量(篇)
23937
总下载数(次)
0
总被引数(次)
135074
论文1v1指导