基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍以CPLD为虚拟频率计核心,通过MAX+PLUS Ⅱ开发平台,在Windows 9 5/9 8下用Delphi5.0实现操作界面,由PC机中CPU对外周期信号实现10-5精度的智能化频率测量的VHDL设计思想和实现方案.
推荐文章
基于CPLD的简易数字频率计的设计
CPLD
VHDL
频率计
设计
基于CPLD的等精度频率计的设计
频率计
等精度测量
单片机
CPLD
基于VHDL语言设计数字频率计
EDA
VHDL
数字频率计
波形仿真
CPLD
基于VHDL语言的数字频率计设计
数字频率计
VHDL语言
可编辑逻辑器件(FPGA)
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于CPLD的虚拟智能频率计的VHDL设计
来源期刊 电工技术 学科 工学
关键词 CPLD 智能化 VHDL 虚拟仪器
年,卷(期) 2002,(3) 所属期刊栏目 智能仪器仪表
研究方向 页码范围 41-42
页数 2页 分类号 TP1
字数 892字 语种 中文
DOI 10.3969/j.issn.1002-1388.2002.03.026
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 宋跃 湘潭师范学院物理与信息工程系 14 14 3.0 3.0
2 周明辉 湘潭师范学院物理与信息工程系 8 7 1.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2002(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
CPLD
智能化
VHDL
虚拟仪器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电工技术
半月刊
1002-1388
50-1072/TM
32开
重庆市渝北区洪湖西路18号
78-61
1980
chi
出版文献量(篇)
12910
总下载数(次)
32
论文1v1指导