基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对现代雷达信号处理功能繁多、运算复杂、数据量大及高速实时处理的要求,设计完成了一种基于新一代DSP芯片和标准CPCI总线的高性能通用雷达并行信号处理系统,该系统以高性能DSP芯片为核心处理节点,采用各节点互联的网状分布式并行处理结构及数据流水处理方式实现多DSP的完全并行处理,已完成的系统结构简单清晰、通用性和可扩展性好,符合雷达信号处理的特点.系统控制计算机可通过标准总线实现灵活方便的系统功能重构和结果获取,使得用户在不改变系统硬件的基础上,完成不同要求的雷达信号处理功能.
推荐文章
天气雷达信号处理中的高性能时钟设计与实现
信号处理
时钟抖动
信噪比
相位噪声
宽带相控阵雷达高性能信号处理系统
宽带技术
相控阵雷达
高性能信号处理
串行RapidIO协议
VPX总线标准
高性能通用并行信号处理模块的设计与实现
信号处理
并行处理
TS201
FPGA
基于多DSP的雷达阵列信号处理系统
阵列信号处理系统
数字信号处理机
幅相校正
自适应旁瓣相消
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 高性能雷达信号处理系统设计与实现
来源期刊 信号处理 学科 工学
关键词 并行处理 系统重构 CPCI总线 多DSP系统
年,卷(期) 2003,(z1) 所属期刊栏目 雷达信号处理
研究方向 页码范围 339-342
页数 4页 分类号 TN95
字数 3536字 语种 中文
DOI 10.3969/j.issn.1003-0530.2003.z1.085
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李明 西安电子科技大学雷达信号处理重点实验室 128 1011 15.0 23.0
2 吴顺君 西安电子科技大学雷达信号处理重点实验室 212 2480 26.0 37.0
3 吴艳 西安电子科技大学雷达信号处理重点实验室 41 386 13.0 17.0
4 包志强 西安电子科技大学雷达信号处理重点实验室 9 83 6.0 9.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (4)
共引文献  (12)
参考文献  (1)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
1996(1)
  • 参考文献(0)
  • 二级参考文献(1)
1998(1)
  • 参考文献(0)
  • 二级参考文献(1)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
并行处理
系统重构
CPCI总线
多DSP系统
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
信号处理
月刊
1003-0530
11-2406/TN
大16开
北京鼓楼西大街41号
18-143
1985
chi
出版文献量(篇)
5053
总下载数(次)
13
总被引数(次)
32728
论文1v1指导