基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
提出了一种综合使用改进后的Booth编码算法、Wallace树形结构、先行进位加法器,利用HDL进行RTL级的高速运算的乘法器的设计.它可以方便地应用于不同的工艺库.逻辑设计与工艺设计是互不相关的.设计的代码经过仿真和综合后表明,采用TSMC 0.18 μm的工艺库在温度为25℃,电源电压为1.8 V的情况下,最小延迟(critical path)为3.5 ns,在时钟频率为200MHz时,芯片面积为26277.0957μm2,平均功耗为7.123 mW.
推荐文章
高速可重组16×16乘法器的设计
乘法器
Booth算法
Wallace树形结构
超前进位加法器
流水
定点符号高速乘法器的设计与FPGA实现
乘法器
FPGA
修正布斯算法
华莱士树
42压缩器
基于CSD编码的16位并行乘法器的设计
乘法器
CSD编码
Wallace树
超前进位加法器
FPGA
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 16×16位带符号/无符号基于RTL级实现的可综合的高速乘法器
来源期刊 电子工程师 学科 工学
关键词 Booth编码 Wallace树形结构 先行进位
年,卷(期) 2003,(6) 所属期刊栏目 微电子与基础产品
研究方向 页码范围 58-62
页数 5页 分类号 TP3
字数 3190字 语种 中文
DOI 10.3969/j.issn.1674-4888.2003.06.022
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 何晓雄 合肥工业大学理学院 65 317 10.0 13.0
2 石碧 合肥工业大学理学院 2 9 2.0 2.0
3 程伟综 2 9 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (7)
同被引文献  (2)
二级引证文献  (7)
2003(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2005(3)
  • 引证文献(3)
  • 二级引证文献(0)
2006(1)
  • 引证文献(1)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(3)
  • 引证文献(2)
  • 二级引证文献(1)
2016(1)
  • 引证文献(0)
  • 二级引证文献(1)
2017(1)
  • 引证文献(0)
  • 二级引证文献(1)
2018(2)
  • 引证文献(0)
  • 二级引证文献(2)
2019(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
Booth编码
Wallace树形结构
先行进位
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
信息化研究
双月刊
1674-4888
32-1797/TP
大16开
江苏省南京市
28-251
1975
chi
出版文献量(篇)
4494
总下载数(次)
11
总被引数(次)
24149
论文1v1指导