基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
使用Elmore时延模型,对二端连线的缓冲器插入方法进行了详细的讨论.给出了最小时延下,缓冲器的最佳数量和位置;同时给出了在一定时延约束条件下的缓冲器的最小数量及位置;并在典型的0.18μm工艺参数条件下进行了测试.测试结果显示,缓冲器插入方法可以显著地减小线上的时延,而且缓冲器的数目将随着时延约束的放宽而迅速下降.当时延约束仅比最优时延多5%时,插入的缓冲器数目就降到了最佳缓冲器数的70%左右,这一结果对缓冲器插入算法具有普遍的指导意义.
推荐文章
SOC中Data-Path布图设计面临的挑战
布图设计
data-path
位片结构
系统级芯片
G大规模集成电路
超深亚微米工艺
硅中介层中高速互连的优化设计
硅中介层
高速互连
串扰抑制
优化设计
基于切分结构的快速布图规划算法
布图规划
Slicing结构
正则波兰表达式
模块方向
模拟退火算法
基于深亚微米工艺长互连线延迟优化的设计方法研究
物理设计
预布局
长线优化
EDA
优化时序
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 SOC布图设计中的互连优化算法
来源期刊 半导体学报 学科 工学
关键词 缓冲器插入 Elmore时延模型 SOC
年,卷(期) 2003,(5) 所属期刊栏目 研究论文
研究方向 页码范围 550-555
页数 6页 分类号 TN47
字数 3023字 语种 中文
DOI 10.3321/j.issn:0253-4177.2003.05.020
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 洪先龙 清华大学计算机科学与技术系 114 410 9.0 11.0
2 蔡懿慈 清华大学计算机科学与技术系 68 273 8.0 11.0
3 王一博 清华大学计算机科学与技术系 4 28 3.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (2)
节点文献
引证文献  (4)
同被引文献  (2)
二级引证文献  (2)
1975(1)
  • 参考文献(1)
  • 二级参考文献(0)
2001(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2003(1)
  • 引证文献(1)
  • 二级引证文献(0)
2004(2)
  • 引证文献(1)
  • 二级引证文献(1)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
缓冲器插入
Elmore时延模型
SOC
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
半导体学报(英文版)
月刊
1674-4926
11-5781/TN
大16开
北京912信箱
2-184
1980
eng
出版文献量(篇)
6983
总下载数(次)
8
总被引数(次)
35317
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导