基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本文阐述了一个128×32bits的三端口寄存器堆的高速低功耗设计,说明了分块结构的确定、存储单元的改进以及其他部分电路的设计.在TSMC 0.25μm CMOS工艺下实现版图的设计,并在2.5V工作电压下进行了后仿真.该寄存器堆的工作频率最高可达500MHz,功耗约为55mw.
推荐文章
高速低功耗6端口分块式寄存器堆的设计
寄存器堆
低功耗
分块结构
6端口CMOS寄存器堆设计
寄存器堆
VLSI
定制设计
基于脉冲寄存器的高性能低功耗电路设计实现
脉冲寄存器
低功耗
高性能
寄存器设计
32×32位三端口寄存器堆的加固设计
寄存器堆DICE
C-element单元
单粒子翻转
单粒子瞬态
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种高速低功耗的三端口寄存器堆的设计
来源期刊 微处理机 学科 工学
关键词 寄存器堆 低功耗 高速
年,卷(期) 2003,(4) 所属期刊栏目 大规模集成电路设计、制造与应用
研究方向 页码范围 4-6
页数 3页 分类号 TP3
字数 2799字 语种 中文
DOI 10.3969/j.issn.1002-2279.2003.04.002
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 赵学梅 哈尔滨工业大学微电子中心 3 47 3.0 3.0
2 来逢昌 哈尔滨工业大学微电子中心 31 200 7.0 12.0
3 何玲莉 哈尔滨工业大学微电子中心 1 4 1.0 1.0
4 吕洞达 哈尔滨工业大学微电子中心 1 4 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (4)
同被引文献  (0)
二级引证文献  (0)
1996(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2004(1)
  • 引证文献(1)
  • 二级引证文献(0)
2006(1)
  • 引证文献(1)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
寄存器堆
低功耗
高速
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微处理机
双月刊
1002-2279
21-1216/TP
大16开
沈阳市皇姑区陵园街20号
1979
chi
出版文献量(篇)
3415
总下载数(次)
7
论文1v1指导