基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍了用TSMC 0.18 um CMOS工艺设计的千兆以太网数据判决芯片的模块及单元电路的结构,给出版图,后仿真及测试结果.该芯片采用CMOS互补逻辑的D触发器结构,功耗小于25 mW,最高工作速率大于3.125 Gbps,可直接用于千兆以太网物理媒介配属层的时钟数据恢复电路中.
推荐文章
O.18-μm CMOS千兆以太网并串转换芯片设计
千兆以太网
并串转换
CMOS
千兆以太网卡芯片数模转换电路的设计与实现
数模转换电路
电流舵
热温度计码
千兆以太网同步检测集成电路设计
千兆以太网
码组检测
互连线
基于FPGA的千兆以太网交换芯片的设计
千兆以太网
二层交换
FPGA
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于0.18 μm CMOS工艺的千兆以太网数据判决电路芯片
来源期刊 电子器件 学科 工学
关键词 千兆以太网 数据判决 CMOS互补逻辑 触发器 物理媒介配属层
年,卷(期) 2003,(4) 所属期刊栏目
研究方向 页码范围 424-427
页数 4页 分类号 TN432
字数 1769字 语种 中文
DOI 10.3969/j.issn.1005-9490.2003.04.024
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 王志功 东南大学射频与光电集成电路研究所 342 2153 20.0 29.0
2 朱恩 东南大学射频与光电集成电路研究所 64 419 9.0 16.0
3 孙玲 东南大学射频与光电集成电路研究所 14 64 6.0 7.0
4 孟凡生 东南大学射频与光电集成电路研究所 6 20 3.0 4.0
5 程树东 东南大学射频与光电集成电路研究所 5 21 3.0 4.0
6 郁炜嘉 东南大学射频与光电集成电路研究所 3 16 2.0 3.0
7 沈祯 东南大学射频与光电集成电路研究所 2 7 1.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
1990(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2004(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
千兆以太网
数据判决
CMOS互补逻辑
触发器
物理媒介配属层
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子器件
双月刊
1005-9490
32-1416/TN
大16开
南京市四牌楼2号
1978
chi
出版文献量(篇)
5460
总下载数(次)
21
总被引数(次)
27643
相关基金
国家高技术研究发展计划(863计划)
英文译名:The National High Technology Research and Development Program of China
官方网址:http://www.863.org.cn
项目类型:重点项目
学科类型:信息技术
论文1v1指导