基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
提出了一种新的适用于突发模式的QPSK全数字快速同步方案,该方案采用DPLL结构实现.重点介绍了载波恢复和位时钟恢复环路的原理和算法,并进行了仿真.仿真结果证实了算法的可行性,同前馈估计的方案相比,由于算法简单,因而更易于硬件实现.
推荐文章
一种突发直扩接收机的快速载波同步方案
突发通信
FFT
FLL
数字Costas环
快速载波同步
一种QPSK位同步电路的设计
内插
FPGA
预滤波
QPSK全数字解调方案设计与同步算法研究
全数字解调
低速与高速覆盖
Costas
早迟门
Gardener
基于FPGA的提取位同步时钟DPLL设计
全数字锁相环
曼彻斯特码
Verilog硬件描述语言
位同步
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种基于DPLL的突发QPSK快速同步方案
来源期刊 无线电通信技术 学科 工学
关键词 突发模式 QPSK 全数字接收机 内插 同步
年,卷(期) 2003,(5) 所属期刊栏目 散射通信
研究方向 页码范围 39-41
页数 3页 分类号 TN92
字数 2601字 语种 中文
DOI 10.3969/j.issn.1003-3114.2003.05.016
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李式巨 浙江大学信息与通信工程研究所 70 554 11.0 21.0
2 张泽彪 浙江大学信息与通信工程研究所 2 13 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (3)
同被引文献  (1)
二级引证文献  (8)
1990(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
2009(2)
  • 引证文献(1)
  • 二级引证文献(1)
2012(1)
  • 引证文献(0)
  • 二级引证文献(1)
2013(3)
  • 引证文献(1)
  • 二级引证文献(2)
2016(1)
  • 引证文献(0)
  • 二级引证文献(1)
2017(1)
  • 引证文献(0)
  • 二级引证文献(1)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
突发模式
QPSK
全数字接收机
内插
同步
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
无线电通信技术
双月刊
1003-3114
13-1099/TN
大16开
河北省石家庄市中山西路589号
18-149
1972
chi
出版文献量(篇)
2815
总下载数(次)
6
论文1v1指导