基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍了采用 Xilinx公司的Virtex-II系列FPGA设计高速FFT处理器的实现方法及技巧.充分利用Virtex-II芯片的硬件资源,减少复杂逻辑,采用流水方式对复数数据实现了加窗、FFT、求模平方三种运算.整个设计采用流水与并行方式尽量避免瓶颈的出现,提高系统时钟频率,达到高速处理.实验表明此处理器既有专用ASIC电路的快速性,又有DSP器件的灵活性的特点,适合用于高速数字信号处理.
推荐文章
基于FPGA的FFT处理器的设计与实现
FFT
FPGA
基4算法,硬件实验结果
基于FPGA的高速定点FFT处理器的设计
FPGA
FFT处理器
流水线结构
并行技术
基4蝶形运算单元
FFT处理器的FPGA设计方法
FFT
FPGA
状态机
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 FPGA实现高速FFT处理器的设计
来源期刊 电讯技术 学科 工学
关键词 数字信号处理 现场可编程门阵列 快速傅里叶变换 加窗运算 求模平方运算
年,卷(期) 2003,(2) 所属期刊栏目 研究与开发
研究方向 页码范围 74-78
页数 5页 分类号 TN911.72
字数 2266字 语种 中文
DOI 10.3969/j.issn.1001-893X.2003.02.017
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 吴嗣亮 北京理工大学电子工程系 192 1607 19.0 29.0
2 王旭 北京理工大学电子工程系 20 153 6.0 12.0
3 韩颖 北京理工大学电子工程系 2 80 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (10)
共引文献  (10)
参考文献  (2)
节点文献
引证文献  (61)
同被引文献  (14)
二级引证文献  (128)
1999(1)
  • 参考文献(1)
  • 二级参考文献(0)
2001(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(3)
  • 参考文献(0)
  • 二级参考文献(3)
2009(4)
  • 参考文献(0)
  • 二级参考文献(4)
2010(1)
  • 参考文献(0)
  • 二级参考文献(1)
2014(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2003(1)
  • 引证文献(1)
  • 二级引证文献(0)
2004(2)
  • 引证文献(2)
  • 二级引证文献(0)
2005(11)
  • 引证文献(8)
  • 二级引证文献(3)
2006(8)
  • 引证文献(6)
  • 二级引证文献(2)
2007(23)
  • 引证文献(11)
  • 二级引证文献(12)
2008(22)
  • 引证文献(9)
  • 二级引证文献(13)
2009(27)
  • 引证文献(8)
  • 二级引证文献(19)
2010(20)
  • 引证文献(4)
  • 二级引证文献(16)
2011(14)
  • 引证文献(3)
  • 二级引证文献(11)
2012(15)
  • 引证文献(3)
  • 二级引证文献(12)
2013(6)
  • 引证文献(0)
  • 二级引证文献(6)
2014(13)
  • 引证文献(4)
  • 二级引证文献(9)
2015(5)
  • 引证文献(0)
  • 二级引证文献(5)
2016(11)
  • 引证文献(1)
  • 二级引证文献(10)
2017(5)
  • 引证文献(0)
  • 二级引证文献(5)
2018(3)
  • 引证文献(1)
  • 二级引证文献(2)
2019(3)
  • 引证文献(0)
  • 二级引证文献(3)
研究主题发展历程
节点文献
数字信号处理
现场可编程门阵列
快速傅里叶变换
加窗运算
求模平方运算
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电讯技术
月刊
1001-893X
51-1267/TN
大16开
成都市营康西路85号
62-39
1958
chi
出版文献量(篇)
5911
总下载数(次)
21
论文1v1指导