原文服务方: 现代电子技术       
摘要:
研究用层次化设计方法(TOP TO DOWN)在EDA设计中实现简易数字钟;采用FOUNDATION 1.5集成开发环境编辑,综合,仿真,并下载到SE-XC95108型数字实验系统进行电路测试,该设计简单,易懂,性能可靠.
推荐文章
基于FPGA的数字钟设计
VHDL
数字钟
设计
FPGA
基于Verilog HDL设计的多功能数字钟
Verilog HDL
硬件描述语言
FPGA
动态扫描数字钟电路设计与制作
数字钟
动态扫描
电路设计
自主实验
基于CPLD的数字钟设计
数字系统
可编程逻辑器件
电子设计自动化
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 层次化设计方法在简易数字钟设计中的应用
来源期刊 现代电子技术 学科
关键词 层次化设计 数字简易钟 PLD模块化 EDA
年,卷(期) 2003,(9) 所属期刊栏目 软件科技园
研究方向 页码范围 66-67
页数 2页 分类号 TP33
字数 语种 中文
DOI 10.3969/j.issn.1004-373X.2003.09.024
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 赵永红 安徽理工大学电气工程系 1 1 1.0 1.0
2 兰云 安徽理工大学电气工程系 11 19 3.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (2)
共引文献  (1)
参考文献  (1)
节点文献
引证文献  (1)
同被引文献  (1)
二级引证文献  (2)
1996(1)
  • 参考文献(0)
  • 二级参考文献(1)
1998(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2003(1)
  • 引证文献(1)
  • 二级引证文献(0)
2005(1)
  • 引证文献(0)
  • 二级引证文献(1)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
层次化设计
数字简易钟
PLD模块化
EDA
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代电子技术
半月刊
1004-373X
61-1224/TN
大16开
1977-01-01
chi
出版文献量(篇)
23937
总下载数(次)
0
总被引数(次)
135074
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导