基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
对于仿真目标而言,描述一个系统的自校验模型是非常重要的.文章给出了用VHDL语言描述的伪随机码发生器自动校验模型的设计.对于许多限制性模型,校验它们的有效性是十分困难的.在给出设计中,系统的规格方面是由设计者通过修改的线性实时逻辑来描述输入和输出之间的实时限制和关系.修改的线性实时逻辑是一个传统逻辑的扩展,能描述各种变量之间的实时关系.用VHDL语言描述的模型,基于给出规格上指导测试和仿真,输出的仿真与期望的结果进行比较和评价,从而揭示出规格的误差.
推荐文章
基于FPGA伪随机码发生器的实现
FPGA
线性反馈移位寄存器
伪随机码发生器
一种伪随机码发生器的DSP实现方法研究
伪随机码发生器
m序列
DSP
基于VHDL全状态伪随机序列发生器的设计
全状态
伪随机
m序列
Quartus Ⅱ
反馈函数
基于FPGA的LFSR结构伪随机数发生器的实现
线性反馈移位寄存器
伪随机数
FPGA
VHDL
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于VHDL语言的伪随机码发生器的自动校验制作
来源期刊 微机发展 学科 工学
关键词 自校验模型 VHDL语言描述 修改的线性实时逻辑 伪随机码发生器
年,卷(期) 2003,(3) 所属期刊栏目 应用技术研究与开发
研究方向 页码范围 25-28
页数 4页 分类号 TP301.6
字数 2770字 语种 中文
DOI 10.3969/j.issn.1673-629X.2003.03.009
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 杨丽 中国科学技术大学自动化系 32 650 14.0 25.0
2 陈宗海 中国科学技术大学自动化系 151 2270 25.0 40.0
3 卢荣德 中国科学技术大学自动化系 29 191 8.0 13.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (2)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1982(1)
  • 参考文献(1)
  • 二级参考文献(0)
1997(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
自校验模型
VHDL语言描述
修改的线性实时逻辑
伪随机码发生器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机技术与发展
月刊
1673-629X
61-1450/TP
大16开
西安市雁塔路南段99号
52-127
1991
chi
出版文献量(篇)
12927
总下载数(次)
40
总被引数(次)
111596
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导