基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本文介绍了一种有限冲击响应(FIR)滤波器的设计,其核心部分采用12×12位流水线乘加单元(MAC)实现.乘加结构中采用非重叠多位编码产生部分积,结合进位保留加法(CSA)阵列,通过超前进位加法器(CLA)累加产生最终结果.采用VHDL对FIR滤波器进行了描述,并在FPGA中进行了综合验证.
推荐文章
基于FPGA的高阶高速FIR滤波器设计与实现
CSD
FIR滤波器
流水线结构
FPGA
基于FPGA的高速FIR数字滤波器的设计
分布式算法
Booth算法
Wallace树
超前进位加法器
进位选择加法器
流水线技术
ISE
基于并行流水线结构的可重配FIR滤波器的FPGA实现
FIR滤波器
并行结构
流水线结构
FPGA
一种高速FIR滤波器的设计及实现
有限脉冲响应滤波器
流水线
专用集成电路
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于高速流水线乘加器的FIR滤波器设计
来源期刊 电子设计应用 学科 工学
关键词 乘加单元 FIR滤波器 流水线 进位保留加法 符号扩展
年,卷(期) 2003,(9) 所属期刊栏目 通信与计算机
研究方向 页码范围 18-20,54
页数 4页 分类号 TN91
字数 2213字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 周依林 中国科学院上海微系统与信息技术研究所 4 11 2.0 3.0
2 付文武 中国科学院上海微系统与信息技术研究所 3 5 1.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (2)
共引文献  (6)
参考文献  (4)
节点文献
引证文献  (5)
同被引文献  (3)
二级引证文献  (2)
1951(2)
  • 参考文献(1)
  • 二级参考文献(1)
1993(1)
  • 参考文献(1)
  • 二级参考文献(0)
1994(2)
  • 参考文献(1)
  • 二级参考文献(1)
1999(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2004(1)
  • 引证文献(1)
  • 二级引证文献(0)
2006(1)
  • 引证文献(1)
  • 二级引证文献(0)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
乘加单元
FIR滤波器
流水线
进位保留加法
符号扩展
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子设计应用
月刊
1672-139X
11-4916/TN
大16开
北京市
82-839
2002
chi
出版文献量(篇)
3145
总下载数(次)
1
总被引数(次)
7284
论文1v1指导