作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍了基于Intel 44 0BX芯片组双PentiumⅢ系统主板的高速PCB设计,针对系统电源、时钟、处理器总线、内存总线等方面的设计,分析了高速PCB布线中应该注意的一些要点及硬件设计规范.
推荐文章
一种高速网络测试仪中的嵌入式系统
VxWorks
板级支持包(BSP)
单板软件
消息队列
基于LAN91C111的嵌入式高速网络设计
嵌入式以太网
DSP
LAN91C111
TCP/IP协议
基于EDK的高速数据收发嵌入式用户IP核设计
FPGA
EDK
嵌入式
IP核
NPI总线
RocketIO
MPMC
PLB总线
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 嵌入式双PentiumⅢ单板的高速PCB设计
来源期刊 计算机工程 学科 工学
关键词 串扰 信号完整性 走线长度
年,卷(期) 2003,(9) 所属期刊栏目 工程应用技术与实现
研究方向 页码范围 163-165
页数 3页 分类号 TP303
字数 4514字 语种 中文
DOI 10.3969/j.issn.1000-3428.2003.09.063
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 邹志强 3 11 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (3)
同被引文献  (14)
二级引证文献  (15)
2003(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2008(1)
  • 引证文献(0)
  • 二级引证文献(1)
2009(1)
  • 引证文献(0)
  • 二级引证文献(1)
2011(1)
  • 引证文献(0)
  • 二级引证文献(1)
2012(1)
  • 引证文献(0)
  • 二级引证文献(1)
2014(3)
  • 引证文献(2)
  • 二级引证文献(1)
2015(1)
  • 引证文献(0)
  • 二级引证文献(1)
2016(3)
  • 引证文献(0)
  • 二级引证文献(3)
2017(4)
  • 引证文献(0)
  • 二级引证文献(4)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
串扰
信号完整性
走线长度
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程
月刊
1000-3428
31-1289/TP
大16开
上海市桂林路418号
4-310
1975
chi
出版文献量(篇)
31987
总下载数(次)
53
总被引数(次)
317027
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导