作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
在分析测时误差的基础上,利用CPLD器件的高速时延特性和灵活的逻辑编程的特点,提出了新的高精度测时方法.应用该方法测时精度可达3ns,而且电路设计简单,稳定性相当好.
推荐文章
基于相位调制的高精度测时理论研究
仪器仪表技术
时间间隔
相位调制
移相
FPGA
GPS同步时钟的高精度守时方案
全球定位系统(GPS)
复杂可编程逻辑器件
时间差补偿
高精度
失锁
守时
授时系统
基于 FPGA 的高精度守时方法研究
FPGA
双模
失连
守时
基于单片机和CPLD的高精度多功能数据采集系统设计
信号检测
数据采集
现场控制总线
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种基于CPLD的高精度测时方法
来源期刊 声学技术 学科 物理学
关键词 CPLD器件 时延特性 逻辑编程 高精度测时法
年,卷(期) 2004,(z1) 所属期刊栏目
研究方向 页码范围 319-321
页数 3页 分类号 O4
字数 1025字 语种 中文
DOI 10.3969/j.issn.1000-3630.2004.z1.094
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2004(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
CPLD器件
时延特性
逻辑编程
高精度测时法
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
声学技术
双月刊
1000-3630
31-1449/TB
大16开
上海市小木桥路456号
1982
chi
出版文献量(篇)
3200
总下载数(次)
7
总被引数(次)
21204
论文1v1指导