基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
文章采用VHDL语言设计了数控分频器电路,利用数控分频的原理,设计了乐曲演奏电路,并采用原理图方法设计了数字时钟,该电路具有校时校分的功能,用MAX_PLUSⅡ编程工具进行逻辑综合和时序仿真,经下载到EPF10K10芯片上验证,达到了预定的效果.与传统的纯硬件方法相比简单有效.
推荐文章
基于VHDL的数控分频器设计及应用
数控分频器
VHDL设计
计数器
信号
基于CPLD/FPGA的半整数分频器的设计
FPGA
2.5分频器
1.5分频器
半整数分频器
分频系数为半整数分频器的CPLD设计
数字逻辑电路设计 VHDL 硬件 描述语言 CPLD CAD
基于FPGA/CPLD的占空比为1:n的n分频器的设计
Verilog HDL
CPLD/FPGA
数字逻辑电路设计
占空比
n分频器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于CPLD的数控分频器及其应用
来源期刊 电子技术 学科 工学
关键词 可编程逻辑器件 计时电路 数控分频器
年,卷(期) 2004,(1) 所属期刊栏目 电子科技
研究方向 页码范围 53-55
页数 3页 分类号 TN7
字数 2179字 语种 中文
DOI 10.3969/j.issn.1000-0755.2004.01.018
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 田瑞利 广东工业大学信息工程学院 7 48 4.0 6.0
2 易国华 长江大学江汉石油学院电子与信息工程系 7 47 5.0 6.0
3 陈海滨 长江大学江汉石油学院电子与信息工程系 1 2 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (2)
同被引文献  (0)
二级引证文献  (0)
2004(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
可编程逻辑器件
计时电路
数控分频器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子技术
月刊
1000-0755
31-1323/TN
大16开
上海市长宁区泉口路274号
4-141
1963
chi
出版文献量(篇)
5480
总下载数(次)
19
总被引数(次)
22245
论文1v1指导