基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
提出了一种新的树型结构10:1并串转换电路,可应用于千兆以太网,其工作速度达到1.25 Gbit/s.树型结构的使用可以使大部分电路工作在较低的速率上,从而简化了设计,也减小了功耗.低速5:1并串转换单元采用改进的并行结构,利用一系列D触发器调整进入数据选择器的时钟和数据间的相位关系,使其相对于普通并行结构有更大的相位裕量,可以更可靠地工作.芯片应用TSMC 0.18-μm CMOS工艺实现,芯片面积为0.7 mm×0.5 mm,核心电路功耗为3.6mW,小于同类电路.
推荐文章
USB 3.0/千兆以太网转换器的设计
高速
USB
以太网
转换
基于FPGA的M-LVDS—千兆以太网转换器设计
数据转化
多节点
高速通信
FPGA
M-LVDS
千兆以太网
基于FPGA的千兆以太网交换芯片的设计
千兆以太网
二层交换
FPGA
基于FPGA的千兆以太网设计
千兆以太网
FPGA
PHY
TCP/IP
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 O.18-μm CMOS千兆以太网并串转换芯片设计
来源期刊 东南大学学报(自然科学版) 学科 工学
关键词 千兆以太网 并串转换 CMOS
年,卷(期) 2004,(3) 所属期刊栏目
研究方向 页码范围 293-296
页数 4页 分类号 TN432
字数 3570字 语种 中文
DOI 10.3321/j.issn:1001-0505.2004.03.002
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (2)
节点文献
引证文献  (3)
同被引文献  (3)
二级引证文献  (1)
1989(1)
  • 参考文献(1)
  • 二级参考文献(0)
1990(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2020(2)
  • 引证文献(1)
  • 二级引证文献(1)
研究主题发展历程
节点文献
千兆以太网
并串转换
CMOS
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
东南大学学报(自然科学版)
双月刊
1001-0505
32-1178/N
大16开
南京四牌楼2号
28-15
1955
chi
出版文献量(篇)
5216
总下载数(次)
12
总被引数(次)
71314
相关基金
国家高技术研究发展计划(863计划)
英文译名:The National High Technology Research and Development Program of China
官方网址:http://www.863.org.cn
项目类型:重点项目
学科类型:信息技术
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导