基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
提出了基于双比特算法的新型除法器及其VLSI实现结构.与MIPS微处理器中的除法器相比,它的平均执行周期减少了52.5%,而其最大延时几乎不变,仅晶体管数目增加了60%.仿真结果表明,在相同的运算能力下,其功耗仅为MIPS中除法器的11.3%.
推荐文章
基于CORDIC算法的复数除法器FPGA实现
CORDIC算法
除法器
FPGA
数字信号处理
基于FPGA的除法器设计
FPGA
除法器
线性逼近
查找表
基于CORDIC算法的复数除法器FPGA实现
CORDIC算法
除法器
FPGA
数字信号处理
基于FPGA的除法器设计
FPGA
除法器
移位、比较以及减法
2的指数幂
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于双比特算法的新型除法器
来源期刊 半导体学报 学科 工学
关键词 双比特算法 除法运算 VLSI实现 功耗
年,卷(期) 2004,(6) 所属期刊栏目 研究论文
研究方向 页码范围 645-650
页数 6页 分类号 TN402
字数 971字 语种 中文
DOI 10.3321/j.issn:0253-4177.2004.06.006
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李侠 复旦大学专用集成电路与系统国家重点实验室 21 209 8.0 13.0
2 章倩苓 复旦大学专用集成电路与系统国家重点实验室 72 481 12.0 17.0
3 孙慧 复旦大学专用集成电路与系统国家重点实验室 20 83 5.0 9.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (5)
参考文献  (2)
节点文献
引证文献  (7)
同被引文献  (3)
二级引证文献  (14)
1997(1)
  • 参考文献(1)
  • 二级参考文献(0)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2006(3)
  • 引证文献(2)
  • 二级引证文献(1)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2008(2)
  • 引证文献(1)
  • 二级引证文献(1)
2009(4)
  • 引证文献(2)
  • 二级引证文献(2)
2010(3)
  • 引证文献(0)
  • 二级引证文献(3)
2011(3)
  • 引证文献(0)
  • 二级引证文献(3)
2012(1)
  • 引证文献(0)
  • 二级引证文献(1)
2013(2)
  • 引证文献(1)
  • 二级引证文献(1)
2015(1)
  • 引证文献(0)
  • 二级引证文献(1)
2017(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
双比特算法
除法运算
VLSI实现
功耗
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
半导体学报(英文版)
月刊
1674-4926
11-5781/TN
大16开
北京912信箱
2-184
1980
eng
出版文献量(篇)
6983
总下载数(次)
8
总被引数(次)
35317
相关基金
国家高技术研究发展计划(863计划)
英文译名:The National High Technology Research and Development Program of China
官方网址:http://www.863.org.cn
项目类型:重点项目
学科类型:信息技术
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导