基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本文完成了32位嵌入式RISC微处理器设计,其指令系统与MIPS32兼容.文章着重研究了该处理器的指令系统与整体架构,给出了核心模块设计,并采用Mentor Graphics公司ModelSim进行了功能仿真.最后,采用Altera公司提出的灵活、高效的片上系统设计方案 SOPC,结合Altera公司的FPGA,设计了专用实验电路,对自行设计的32位嵌入式RISC微处理器进行了正确性验证.
推荐文章
32位嵌入式RISC处理器的设计与实现
微处理器
流水线
ARM7TDMI
一种嵌入式RISC微处理器的整数部件设计
微处理器
NPUARM
ALU
乘法器
桶式移位器
嵌入式单精度扩展浮点RISC微处理器的设计
RISC
微处理器
体系结构
流水线
高性能低功耗32位浮点RISC微处理器的研究
精简指令系统
微处理器
总线预选器
高阶布斯算法
低功耗架构
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 32位嵌入式RISC微处理器设计与实现
来源期刊 电子质量 学科 工学
关键词 RISC MIPS32 嵌入式 微处理器 FPGA
年,卷(期) 2004,(12) 所属期刊栏目 IC应用
研究方向 页码范围 70-72
页数 3页 分类号 TP302
字数 2760字 语种 中文
DOI 10.3969/j.issn.1003-0107.2004.12.035
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 戴紫彬 解放军信息工程大学电子技术学院 106 436 10.0 16.0
2 刘元锋 解放军信息工程大学电子技术学院 2 8 2.0 2.0
3 王雪瑞 解放军信息工程大学电子技术学院 2 8 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (3)
共引文献  (21)
参考文献  (3)
节点文献
引证文献  (5)
同被引文献  (0)
二级引证文献  (0)
1998(1)
  • 参考文献(0)
  • 二级参考文献(1)
1999(2)
  • 参考文献(0)
  • 二级参考文献(2)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2006(1)
  • 引证文献(1)
  • 二级引证文献(0)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
RISC
MIPS32
嵌入式
微处理器
FPGA
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子质量
月刊
1003-0107
44-1038/TN
大16开
广州市五羊新城广兴花园32号一层
46-39
1980
chi
出版文献量(篇)
7058
总下载数(次)
32
总被引数(次)
15176
论文1v1指导