基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
设计了一种用于1 6位定点DSP中的片内乘法器.该乘法器采用了改进型Booth算法,使用CSA构成的乘法器阵列,并采用跳跃进位加法器实现进位传递,该设计具有可扩展性,并提出了更高位扩展时应改进型方向.设计时综合考虑了高性能定点DSP对乘法器在面积和速度上的要求,具有极其规整的布局布线.
推荐文章
基于CSD编码的16位并行乘法器的设计
乘法器
CSD编码
Wallace树
超前进位加法器
FPGA
采用Booth算法的16×16并行乘法器设计
乘法器
Booth算法
Wallace树
超前进位加法器
DSP专用高速乘法器的设计
乘法器
Booth编码算法
Wallace树形结构
快速超前进位加法器
高速可重组16×16乘法器的设计
乘法器
Booth算法
Wallace树形结构
超前进位加法器
流水
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于16位定点DSP的并行乘法器的设计
来源期刊 半导体技术 学科 工学
关键词 改进型Booth编码 部分积产生器 阵列乘法器
年,卷(期) 2004,(5) 所属期刊栏目 设计与开发
研究方向 页码范围 101-105
页数 5页 分类号 TN4|TP36
字数 2345字 语种 中文
DOI 10.3969/j.issn.1003-353X.2004.05.030
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 林贻侠 上海大学微电子研发中心 13 53 4.0 6.0
2 严伟 上海大学微电子研发中心 10 37 4.0 5.0
3 王叶辉 上海大学微电子研发中心 2 9 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (1)
共引文献  (5)
参考文献  (3)
节点文献
引证文献  (5)
同被引文献  (3)
二级引证文献  (11)
1990(1)
  • 参考文献(1)
  • 二级参考文献(0)
1997(1)
  • 参考文献(0)
  • 二级参考文献(1)
1999(1)
  • 参考文献(1)
  • 二级参考文献(0)
2001(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2006(3)
  • 引证文献(2)
  • 二级引证文献(1)
2007(5)
  • 引证文献(2)
  • 二级引证文献(3)
2009(3)
  • 引证文献(0)
  • 二级引证文献(3)
2011(2)
  • 引证文献(0)
  • 二级引证文献(2)
2013(2)
  • 引证文献(1)
  • 二级引证文献(1)
2017(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
改进型Booth编码
部分积产生器
阵列乘法器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
半导体技术
月刊
1003-353X
13-1109/TN
大16开
石家庄179信箱46分箱
18-65
1976
chi
出版文献量(篇)
5044
总下载数(次)
38
论文1v1指导