基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍了一种以大规模可编程逻辑芯片为设计载体,以硬件描述语言VHDL为设计输入,采用模块化单元构建系统,进行数字频率计设计与开发的新方法.
推荐文章
基于EDA的数字频率计电路设计
数字频率计
EDA
VHDL
波形仿真
基于FPGA芯片的数字频率计设计
数字频率计
FPGA
EDA
VHDL
基于VHDL语言的数字频率计设计
数字频率计
VHDL语言
可编辑逻辑器件(FPGA)
基于VHDL语言的数字频率计设计
VHDL EDA 自下至上 自上至下 综合 编程 下载
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于EDA技术的数字频率计芯片化的实现
来源期刊 电测与仪表 学科 工学
关键词 频率测量 EDA技术 VHDL语言 模块化结构
年,卷(期) 2004,(4) 所属期刊栏目 元器件及其应用
研究方向 页码范围 52-55
页数 4页 分类号 TM935.13
字数 4457字 语种 中文
DOI 10.3969/j.issn.1001-1390.2004.04.016
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 武卫华 安徽工业大学电信学院 16 148 9.0 12.0
2 陈德宏 安徽工业大学电信学院 8 23 2.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (15)
同被引文献  (5)
二级引证文献  (12)
2004(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2007(5)
  • 引证文献(5)
  • 二级引证文献(0)
2008(9)
  • 引证文献(4)
  • 二级引证文献(5)
2009(2)
  • 引证文献(1)
  • 二级引证文献(1)
2010(2)
  • 引证文献(1)
  • 二级引证文献(1)
2012(2)
  • 引证文献(2)
  • 二级引证文献(0)
2013(3)
  • 引证文献(0)
  • 二级引证文献(3)
2014(1)
  • 引证文献(0)
  • 二级引证文献(1)
2017(2)
  • 引证文献(1)
  • 二级引证文献(1)
2019(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
频率测量
EDA技术
VHDL语言
模块化结构
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电测与仪表
半月刊
1001-1390
23-1202/TH
大16开
哈尔滨市松北区创新路2000号
14-43
1964
chi
出版文献量(篇)
7685
总下载数(次)
22
总被引数(次)
55393
论文1v1指导