基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
文中比较了串行、并行、树型结构分接器的特点,介绍了分接器的关键电路的结构和设计考虑,并给出了仿真结果.采用伪静态逻辑和树型结构设计的分接器在2.5 V电源电压下,工作速率达到2.5 Gb/s,平均功耗281 mW,面积1.56 mm×1.86 mm.
推荐文章
2.5Gb/s0.35μm CMOS时钟恢复芯片
时钟恢复
锁相环
倍频器
CMOS
10Gb/s0.18μm CMOS工艺复接器设计
复接器
D锁存器
CMOS工艺
时钟偏差
2.5Gbit/s 0.35μm CMOS光纤通信用收发全集成电路
光纤通信
全集成
发射机
接收机
12Gb/s 0.25μm CMOS低功耗1:4分接器
分接器
锁存器
CMOS
光接收机
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 0.25 μm CMOS光纤通信用2.5 Gb/s 1:16分接器
来源期刊 电子器件 学科 工学
关键词 分接器 伪静态逻辑 触发器 CMOS
年,卷(期) 2004,(4) 所属期刊栏目
研究方向 页码范围 611-617
页数 7页 分类号 TN491
字数 3319字 语种 中文
DOI 10.3969/j.issn.1005-9490.2004.04.018
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 王志功 东南大学射频与光电集成电路研究所 342 2153 20.0 29.0
2 张晖 东南大学射频与光电集成电路研究所 27 138 7.0 10.0
3 宋其丰 东南大学射频与光电集成电路研究所 1 1 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2006(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
分接器
伪静态逻辑
触发器
CMOS
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子器件
双月刊
1005-9490
32-1416/TN
大16开
南京市四牌楼2号
1978
chi
出版文献量(篇)
5460
总下载数(次)
21
总被引数(次)
27643
论文1v1指导