基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本文提出了一种新型的适用于USB2.0高速模式下(480Mb/s的数据传送率)的发送器电路.发送器主要由前置驱动电路和主驱动电路组成.前置驱动电路和主驱动电路分别由8级延迟单元和8级驱动单元组成.通过控制延迟单元的延迟时间和改变电路级数,可控制输出数据信号特性.电路设计基于TSMC的CMOS 0.25(m混合信号模型.电路仿真表明输出信号速率达到480Mb/s,并且高低电平幅值和上升下降时间符合USB2.0协议要求.
推荐文章
一种适用于高速串行数据通信的发送器设计
高速串行数据发送器
锁相环
8B/10B编码
BiCMOS工艺
一种用于光通信的高速LVDS发送器设计
低压差分信号
发送器
共模反馈
一种新型低电压LVDS发送器设计
LVDS发送器
低电压设计
预加重
基于FPGA的多源高清多媒体接口发送器测试平台
高清晰度多媒体接口发送器
现场可编程门阵列
功能测试
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种新型的用于高速串行接口的发送器
来源期刊 电路与系统学报 学科 工学
关键词 高速串行接口 发送器 驱动电路 延迟
年,卷(期) 2004,(5) 所属期刊栏目 论文
研究方向 页码范围 15-17
页数 3页 分类号 TN401
字数 2477字 语种 中文
DOI 10.3969/j.issn.1007-0249.2004.05.004
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 严晓浪 浙江大学超大规模集成电路研究所 246 1634 19.0 29.0
2 何乐年 浙江大学超大规模集成电路研究所 88 869 16.0 26.0
3 熊军 浙江大学超大规模集成电路研究所 5 56 3.0 5.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (2)
节点文献
引证文献  (2)
同被引文献  (0)
二级引证文献  (0)
1993(1)
  • 参考文献(1)
  • 二级参考文献(0)
1998(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2005(1)
  • 引证文献(1)
  • 二级引证文献(0)
2006(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
高速串行接口
发送器
驱动电路
延迟
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电路与系统学报
双月刊
1007-0249
44-1392/TN
16开
广东省广州市
1996
chi
出版文献量(篇)
2090
总下载数(次)
5
总被引数(次)
21491
论文1v1指导