基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍了采用TSMC公司 0.18 μm CMOS工艺设计速率为10 Gbit/s的数据判决电路,分析了数据判决电路的系统结构以及单元电路结构,给出了仿真结果.该电路采用+1.8 V电源供电,功耗为102 mW,50 Ω负载上单端输出摆幅400 mV.整个芯片面积为0.80 mm×1.05 mm.
推荐文章
2.5Gbit/s 0.35μm CMOS光纤通信用收发全集成电路
光纤通信
全集成
发射机
接收机
10Gb/s0.18μm CMOS工艺复接器设计
复接器
D锁存器
CMOS工艺
时钟偏差
低功耗0.18μm 10 Gbit/s CMOS1∶4分接器设计
分接器
低功耗
动态CMOS逻辑
10Gbit/s 0.18μm CMOS1:4分接集成电路
万兆以太网
高速分接芯片
CMOS工艺
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 10 Gbit/s 0.18 μm CMOS光纤通信用数据判决电路设计
来源期刊 电子工程师 学科 工学
关键词 数据判决电路 光纤通信 CMOS 源极耦合FET逻辑(SCFL)
年,卷(期) 2004,(3) 所属期刊栏目 微电子与基础产品
研究方向 页码范围 20-22
页数 3页 分类号 TN492
字数 1236字 语种 中文
DOI 10.3969/j.issn.1674-4888.2004.03.007
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 冯军 东南大学射频与光电集成电路研究所 77 348 9.0 12.0
2 陆竞虞 东南大学射频与光电集成电路研究所 2 7 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (3)
节点文献
引证文献  (3)
同被引文献  (0)
二级引证文献  (4)
1995(1)
  • 参考文献(1)
  • 二级参考文献(0)
1997(1)
  • 参考文献(1)
  • 二级参考文献(0)
1998(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2004(1)
  • 引证文献(1)
  • 二级引证文献(0)
2006(1)
  • 引证文献(0)
  • 二级引证文献(1)
2008(2)
  • 引证文献(1)
  • 二级引证文献(1)
2009(1)
  • 引证文献(0)
  • 二级引证文献(1)
2014(1)
  • 引证文献(0)
  • 二级引证文献(1)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
数据判决电路
光纤通信
CMOS
源极耦合FET逻辑(SCFL)
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
信息化研究
双月刊
1674-4888
32-1797/TP
大16开
江苏省南京市
28-251
1975
chi
出版文献量(篇)
4494
总下载数(次)
11
论文1v1指导