基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍了一种采用深亚微米CMOS工艺实现单片集成发送器的设计.它适用于IEEE 802.3ae多通道10Gbps以太网接口(Ethernet).发送器主要由时钟发生器、多路选择器、占空比调整电路和片内阻抗匹配的线驱动器组成.为了提高传输速率发送器采用多相时钟结构,并且针对该种结构对发送器的功耗进行了系统优化.文中设计的电路采用0.18μm工艺仿真,总体功耗为95mW,线驱动器差分输出幅度为1600mV,发送器的系统抖动为50ps.
推荐文章
10Gb/s0.18μm CMOS工艺复接器设计
复接器
D锁存器
CMOS工艺
时钟偏差
一种用于光通信的高速LVDS发送器设计
低压差分信号
发送器
共模反馈
一种新型低电压LVDS发送器设计
LVDS发送器
低电压设计
预加重
采用0.18μm CMOS工艺的多端口SRAM设计
多端口
单位线
SRAM
电流模式
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 0.18μm CMOS工艺3.125Gb/s发送器的设计
来源期刊 半导体学报 学科 工学
关键词 发送器 功耗优化 多路器 线驱动器 占空比调整
年,卷(期) 2004,(8) 所属期刊栏目 研究论文
研究方向 页码范围 1019-1023
页数 5页 分类号 TN432
字数 2498字 语种 中文
DOI 10.3321/j.issn:0253-4177.2004.08.026
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 叶菁华 复旦大学微电子系 13 90 7.0 8.0
2 洪志良 复旦大学微电子系 161 1248 18.0 29.0
3 郭淦 复旦大学微电子系 12 77 6.0 8.0
4 黄林 复旦大学微电子系 14 79 6.0 8.0
5 陈一辉 复旦大学微电子系 9 53 5.0 7.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (12)
共引文献  (8)
参考文献  (6)
节点文献
引证文献  (4)
同被引文献  (1)
二级引证文献  (0)
1988(1)
  • 参考文献(0)
  • 二级参考文献(1)
1992(1)
  • 参考文献(0)
  • 二级参考文献(1)
1993(2)
  • 参考文献(1)
  • 二级参考文献(1)
1995(2)
  • 参考文献(0)
  • 二级参考文献(2)
1996(2)
  • 参考文献(0)
  • 二级参考文献(2)
1997(3)
  • 参考文献(0)
  • 二级参考文献(3)
1998(1)
  • 参考文献(0)
  • 二级参考文献(1)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(2)
  • 参考文献(2)
  • 二级参考文献(0)
2002(2)
  • 参考文献(2)
  • 二级参考文献(0)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2006(1)
  • 引证文献(1)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
发送器
功耗优化
多路器
线驱动器
占空比调整
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
半导体学报(英文版)
月刊
1674-4926
11-5781/TN
大16开
北京912信箱
2-184
1980
eng
出版文献量(篇)
6983
总下载数(次)
8
总被引数(次)
35317
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导