原文服务方: 现代电子技术       
摘要:
分析了存储器产生错误的原因,提出了提高其可靠性的有效途径.结合航天计算机可靠性增长计划,给出了一套利用纠检错芯片对其进行容错的方案,并给出了通过CPLD器件实现的仿真结果.最后对容错存储器的可靠性进行了分析.
推荐文章
基于CPLD的存储器读取系统的设计与实现
CPLD
VerilogHDL
存储器
556PT161
用CPLD和FLASH存储器配置FPGA
FPGA配置
被动串行配置
FLASH存储器
控制器
存储器管理部件的设计实现
存储器管理单元
虚拟地址
有效地址
物理地址
大容量数据存储器设计与实现
存储器
SDRAM控制器
FPGA
Verilog
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于CPLD的容错存储器的设计实现
来源期刊 现代电子技术 学科
关键词 容错 纠一检二 瞬态错误 最佳奇权码 复杂可编程逻辑器件
年,卷(期) 2004,(4) 所属期刊栏目 新型电子器件
研究方向 页码范围 4-6
页数 3页 分类号 TP333
字数 语种 中文
DOI 10.3969/j.issn.1004-373X.2004.04.002
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 郝跃 西安电子科技大学微电子研究所 312 1866 17.0 25.0
2 马佩军 西安电子科技大学微电子研究所 34 163 8.0 10.0
3 汪友宝 西安电子科技大学微电子研究所 1 4 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (4)
同被引文献  (0)
二级引证文献  (0)
1998(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
容错
纠一检二
瞬态错误
最佳奇权码
复杂可编程逻辑器件
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代电子技术
半月刊
1004-373X
61-1224/TN
大16开
1977-01-01
chi
出版文献量(篇)
23937
总下载数(次)
0
总被引数(次)
135074
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导