基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
Vcrilog和VHDL都是基于通用逻辑模拟的,但二者在时序控制机制上存在着明显的差别,且采用的模拟时序模型亦不相同.在将Verilog描述转换为具有等同模拟行为的VHDL描述时,必须首先保证时序控制机制转换的正确并设法消除二者在模拟时序模型上的差别.该文结合行为级时序模型对Verilog和VHDL的时序控制机制进行比较,在此基础上提出行为级Verilog描述向VHDL转换的方法.经在已完成的Verilog-VHDL转换程序中应用,证明了其正确性.最后给出转换实例及模拟比较结果.
推荐文章
Matlab/Simulink到VHDL代码的转换研究及其实验配置
硬件描述语言
System Generator
DSP Builder
乘法器
实现VHDL与Verilog HDL混合编程的一种方法
Verilog HDL
VHDL
混合编程
MaxplusⅡ
双向数据转换器的VHDL程序设计
VHDL
CPLD
数据转换器
设计
EMCCD相机数字控制系统的VHDL设计
CCD
成像系统
时序发生器
FPGA
VHDL语言
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 Verilog与VHDL时序控制机制比较及转换方法
来源期刊 计算机工程 学科 工学
关键词 Vcrilog VHDL 时序控制 行为级语义
年,卷(期) 2004,(10) 所属期刊栏目 博士论文
研究方向 页码范围 32-34
页数 3页 分类号 TP29
字数 4255字 语种 中文
DOI 10.3969/j.issn.1000-3428.2004.10.012
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2004(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
Vcrilog
VHDL
时序控制
行为级语义
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程
月刊
1000-3428
31-1289/TP
大16开
上海市桂林路418号
4-310
1975
chi
出版文献量(篇)
31987
总下载数(次)
53
总被引数(次)
317027
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导