基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本设计用可编程逻辑器件(FPGA)实现了一种低密度奇偶校验LDPC(Low Density Parity Check)码.本文所提到的LDPC码是采用并行编码和部分并行译码结构.同时本文采用的是一种系统码结构,这种码的最主要的优点就是它的生成矩阵能够很容易地从奇偶校验矩阵的一定变换而得到,这样,应用FPGA实现译码器的同时,能够简单有效地实现对应的编码器.该设计是针对分组块长为345比特,码率为4/5,采用了6位量化方案.本文用现场可编程门阵列(FPGA)实现了LDPC码的编码,译码电路,并且通过QUARTUS仿真测试以及下载到实验板ATERA芯片的调试,表现出好的纠错性能.
推荐文章
多输入多输出通信系统的低密度奇偶校验码
多输入多输出信道
低密度奇偶校验码
解码器
内迭代和外迭代
低密度奇偶校验码在数字信号处理器上的实现
低密度奇偶校验码
数字信号处理器
译码
校验
低密度奇偶校验码加权大数逻辑译码研究
低密度奇偶校验码
加权大数逻辑
最大对数最大后验概率
改进的基于奇偶校验码的McEliece变型方案
准循环低密度奇偶校验码
准循环中密度奇偶校验码
McEliece公钥体制
比特翻转译码算法
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的一类低密度奇偶校验码的实现
来源期刊 计算机科学 学科
关键词 低密度奇偶校验码 置信传播算法 系统码 部分并行译码 变量节点单元 校验节点单元
年,卷(期) 2004,(8) 所属期刊栏目 软件工程
研究方向 页码范围 197-200
页数 4页 分类号
字数 4859字 语种 中文
DOI 10.3969/j.issn.1002-137X.2004.08.058
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 刘晓明 重庆大学通信工程学院 126 1102 15.0 28.0
2 刘强 重庆大学通信工程学院 46 651 15.0 25.0
3 鲁俊成 重庆大学通信工程学院 3 11 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (21)
参考文献  (3)
节点文献
引证文献  (3)
同被引文献  (0)
二级引证文献  (0)
1999(1)
  • 参考文献(1)
  • 二级参考文献(0)
2001(2)
  • 参考文献(2)
  • 二级参考文献(0)
2004(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2006(1)
  • 引证文献(1)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
低密度奇偶校验码
置信传播算法
系统码
部分并行译码
变量节点单元
校验节点单元
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机科学
月刊
1002-137X
50-1075/TP
大16开
重庆市渝北区洪湖西路18号
78-68
1974
chi
出版文献量(篇)
18527
总下载数(次)
68
论文1v1指导