基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
可重构密码协处理器是采用可重构体系结构的思想和方法设计而成的,用于对数据进行加/解密处理的集成电路芯片,它能够灵活、快速地实现多种不同的密码算法.文章提出了可重构密码协处理器的指令系统的设计方法,并评估了按照该方法所设计的指令系统的特性.
推荐文章
密码协处理器指令级并行编译研究
密码协处理器
超长指令字
可重构计算
指令级并行
指令调度
可重构密码流处理器片外流访存系统的设计
片外流访存系统
可重构
访存瓶颈
多数据通道流水并行化传输
流访存调度策略
密码流处理器
GRCC:一种通用可重构协处理器
可重构协处理器
并行性计算
DCT
基于FPGA的AES密码协处理器的设计和实现
协处理器
高级加密标准
现场可编程门阵列
密钥扩展
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 可重构密码协处理器指令系统的设计方法
来源期刊 计算机工程与应用 学科 工学
关键词 可重构 密码 协处理器 指令系统
年,卷(期) 2004,(2) 所属期刊栏目 博士论坛
研究方向 页码范围 10-12,22
页数 4页 分类号 TP332
字数 5358字 语种 中文
DOI 10.3321/j.issn:1002-8331.2004.02.004
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 刘卫东 海信集团有限公司技术中心 6 35 4.0 5.0
2 战嘉瑾 海信集团有限公司技术中心 2 23 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (3)
节点文献
引证文献  (13)
同被引文献  (7)
二级引证文献  (25)
1993(1)
  • 参考文献(1)
  • 二级参考文献(0)
1996(1)
  • 参考文献(1)
  • 二级参考文献(0)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2005(1)
  • 引证文献(1)
  • 二级引证文献(0)
2006(5)
  • 引证文献(5)
  • 二级引证文献(0)
2007(6)
  • 引证文献(3)
  • 二级引证文献(3)
2008(4)
  • 引证文献(1)
  • 二级引证文献(3)
2009(2)
  • 引证文献(0)
  • 二级引证文献(2)
2010(2)
  • 引证文献(1)
  • 二级引证文献(1)
2011(3)
  • 引证文献(0)
  • 二级引证文献(3)
2012(7)
  • 引证文献(0)
  • 二级引证文献(7)
2014(6)
  • 引证文献(2)
  • 二级引证文献(4)
2017(1)
  • 引证文献(0)
  • 二级引证文献(1)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
可重构
密码
协处理器
指令系统
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程与应用
半月刊
1002-8331
11-2127/TP
大16开
北京619信箱26分箱
82-605
1964
chi
出版文献量(篇)
39068
总下载数(次)
102
总被引数(次)
390217
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导