基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
Viterbi译码算法用FPGA实现时,其硬件资源消耗与译码速度始终是相互制约的两个方面,通过合理安排ACS单元和路径度量存储单元可有效缓解这两方面的矛盾.本文以(2,1,6)卷积码为例,基于基4算法提出的动态路径度量存储管理方法能在不影响译码速度的前提下有效降低译码器的硬件复杂度.
推荐文章
Viterbi译码器的FPGA设计实现与优化
Viterbi译码器
FPGA
ACS模块
一种高速Viterbi译码器的优化设计及Verilog实现
维特比(vitebi)译码器
分支度量
加比选单元
幸存路径存储器
寄存器交换法
基于FPGA的高速Viterbi译码器优化设计和实现
卷积码
Viterbi译码
ACS预计算
FPGA
高速VITERBI译码器的研究与设计
Viterbi译码器
进位保存算法
加-比-选
高速
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 Viterbi译码器的优化设计
来源期刊 电讯技术 学科 工学
关键词 Viterbi译码器 ACS 路径度量存储管理
年,卷(期) 2005,(3) 所属期刊栏目 研究与开发
研究方向 页码范围 159-161
页数 3页 分类号 TN764
字数 2018字 语种 中文
DOI 10.3969/j.issn.1001-893X.2005.03.037
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
1990(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
Viterbi译码器
ACS
路径度量存储管理
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电讯技术
月刊
1001-893X
51-1267/TN
大16开
成都市营康西路85号
62-39
1958
chi
出版文献量(篇)
5911
总下载数(次)
21
总被引数(次)
28744
论文1v1指导