作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍了Active—HDL软件的设计流程和设计过程中的有关仿真,以RAM实例说明该软件的特点及内存的描述和仿真方法,以交通灯控制器为例介绍状态机的描述方法,以数码管动态扫描显示为例介绍测试文件(testbench)的编写方法,以计数器为例介绍模拟波形显示功能。
推荐文章
基于FPGA/CPLD的占空比为1:n的n分频器的设计
Verilog HDL
CPLD/FPGA
数字逻辑电路设计
占空比
n分频器
单片机与FPGA/CPLD总线接口逻辑设计
单片机
可编程逻辑器件
FPGA/CPLD
总线
接口
VHDL
CPLD和FPGA器件性能特点与应用
可编程ASIC
数字系统设计
FPGA
CPLD
基于CPLD/FPGA的VHDL语言电路优化设计
VHDL
CPLD/FPGA
电路设计
优化
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 FPGA/CPLD设计软件Active—HDL的特点与应用实例
来源期刊 集成电路通讯 学科 工学
关键词 ACTIVE FPGA/CPLD HDL 应用实例 设计软件 特点 交通灯控制器 动态扫描显示 设计过程 设计流程 仿真方法 描述方法 编写方法 显示功能 模拟波形 RAM 状态机 数码管 计数器 内存 文件
年,卷(期) jcdltx,(2) 所属期刊栏目
研究方向 页码范围 45-52
页数 8页 分类号 TP311
字数 语种
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 张宪起 13 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2005(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
ACTIVE
FPGA/CPLD
HDL
应用实例
设计软件
特点
交通灯控制器
动态扫描显示
设计过程
设计流程
仿真方法
描述方法
编写方法
显示功能
模拟波形
RAM
状态机
数码管
计数器
内存
文件
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
集成电路通讯
季刊
大16开
安徽省蚌埠市06信箱
1983
chi
出版文献量(篇)
868
总下载数(次)
16
论文1v1指导