基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍了一种三通道高速数据采集与脉冲压缩系统的研究与实现.系统使用AD13465实现14位32 MSPS数据采集,使用FPGA实现1 024点和256点可变点数脉冲压缩.脉压模块采用双蝶形运算单元并行处理,其中的基4蝶形运算单元可同时完成FFT﹑复乘和IFFT运算,使硬件的规模减少到正常情况下的1/3.系统采用块浮点算法以提高动态范围.脉压结果使用 32位IEEE754/854浮点格式输出.整个芯片完成1 024点和256点脉压时间最快分别为57.70 μs和12.65 μs.
推荐文章
四通道高速数据采集系统设计
高速数据采集
高速ADC
FPGA
高速PCB
基于FPGA的数字脉冲压缩系统实现
数字脉冲压缩
快速傅里叶变换
块浮点
知识产权核
现场可编程门阵列
基于FPGA的三通道高精度光学检测仪
三通道
光子计数
现场可编程逻辑阵列
μC/OS-Ⅱ
64通道高速振动数据同步采集系统的设计
振动测试
同步采集
64通道
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 三通道高速数据采集与脉冲压缩系统的实现
来源期刊 现代雷达 学科 工学
关键词 模数转换 数据采集 数字脉冲压缩 现场可编程门阵列
年,卷(期) 2005,(6) 所属期刊栏目 信号与数据处理
研究方向 页码范围 32-35,38
页数 5页 分类号 TN957
字数 2366字 语种 中文
DOI 10.3969/j.issn.1004-7859.2005.06.009
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 韩月秋 北京理工大学电子工程系 100 1508 19.0 35.0
2 陈晓颖 北京理工大学电子工程系 2 12 2.0 2.0
3 王巍 北京理工大学电子工程系 4 24 3.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (6)
同被引文献  (3)
二级引证文献  (11)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2006(2)
  • 引证文献(2)
  • 二级引证文献(0)
2007(2)
  • 引证文献(2)
  • 二级引证文献(0)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2011(1)
  • 引证文献(0)
  • 二级引证文献(1)
2012(2)
  • 引证文献(0)
  • 二级引证文献(2)
2013(2)
  • 引证文献(0)
  • 二级引证文献(2)
2014(1)
  • 引证文献(0)
  • 二级引证文献(1)
2016(1)
  • 引证文献(0)
  • 二级引证文献(1)
2017(3)
  • 引证文献(0)
  • 二级引证文献(3)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
模数转换
数据采集
数字脉冲压缩
现场可编程门阵列
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代雷达
月刊
1004-7859
32-1353/TN
大16开
南京3918信箱110分箱
28-288
1979
chi
出版文献量(篇)
5197
总下载数(次)
19
总被引数(次)
32760
论文1v1指导