基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
提出了DVB通用解扰算法高性能IP核设计、验证和测试的方法,着重描述了IP核的可重用设计,使本IP核与多种总线能互连.整个设计采用VHDL语言设计,在Altera的FPGA和富士通CE66库上进行了综合和验证.最终在富士通CE66库上实现的IP核最高时钟频率为212.8MHz,数据率可以达到1.7024Gbps.
推荐文章
DVB通用加扰算法研究与硬件实现
DVB
通用加扰算法
块加密
流加密
子密钥
通用接口控制器GPIO_WB IP核设计与实现
WISHBONE
SoC
互连体系结构
IP核
通用IO接口
直接存储器访问
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 DVB通用解扰算法的高性能IP核设计
来源期刊 半导体技术 学科 工学
关键词 IP核 片上系统集成 可重用 通用解扰算法
年,卷(期) 2005,(1) 所属期刊栏目 技术专栏(半导体工业IP及EDA技术)
研究方向 页码范围 24-27,34
页数 5页 分类号 TN402
字数 2618字 语种 中文
DOI 10.3969/j.issn.1003-353X.2005.01.010
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 周祖成 清华大学电子工程系 64 274 10.0 14.0
2 俞伟 清华大学电子工程系 9 25 2.0 5.0
3 贺光辉 清华大学电子工程系 7 22 2.0 4.0
4 罗飞 清华大学电子工程系 5 22 2.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (3)
同被引文献  (2)
二级引证文献  (1)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2006(3)
  • 引证文献(2)
  • 二级引证文献(1)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
IP核
片上系统集成
可重用
通用解扰算法
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
半导体技术
月刊
1003-353X
13-1109/TN
大16开
石家庄179信箱46分箱
18-65
1976
chi
出版文献量(篇)
5044
总下载数(次)
38
论文1v1指导