基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
深亚微米集成电路的互连线延迟是设计中需十分重视并必须解决的问题.本文讨论了影响互连线延迟的因素并对深亚微米物理设计的关键步骤中如何考虑并解决互连线延迟问题进行叙述和讨论.
推荐文章
超深亚微米集成电路互连线几何变异提取方法
互连线
几何变异提取
可制造性设计
参数成品率
测试结构
集成电路互连延迟问题的研究及对策
互连线
延迟
功耗
信号摆幅
超深亚微米集成电路可靠性技术
超深亚微米集成电路
可靠性
高k栅介质
金属栅
Cu/低k互连
基于深亚微米工艺长互连线延迟优化的设计方法研究
物理设计
预布局
长线优化
EDA
优化时序
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 深亚微米集成电路设计中的互连线延迟问题
来源期刊 电子与封装 学科 工学
关键词 深亚微米大规模集成电路 互连线 延迟 布局 布线
年,卷(期) 2005,(3) 所属期刊栏目 电路设计与制造
研究方向 页码范围 29-32
页数 4页 分类号 TN402
字数 3946字 语种 中文
DOI 10.3969/j.issn.1681-1070.2005.03.007
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 陈晓东 中国科学院微电子中心 43 350 10.0 18.0
2 陈小桥 中国科学院微电子中心 1 13 1.0 1.0
3 袁兴娟 中国科学院微电子中心 1 13 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (6)
节点文献
引证文献  (13)
同被引文献  (1)
二级引证文献  (8)
2000(4)
  • 参考文献(4)
  • 二级参考文献(0)
2001(1)
  • 参考文献(1)
  • 二级参考文献(0)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2007(4)
  • 引证文献(4)
  • 二级引证文献(0)
2008(2)
  • 引证文献(1)
  • 二级引证文献(1)
2009(4)
  • 引证文献(2)
  • 二级引证文献(2)
2010(2)
  • 引证文献(1)
  • 二级引证文献(1)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(4)
  • 引证文献(1)
  • 二级引证文献(3)
2015(2)
  • 引证文献(1)
  • 二级引证文献(1)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
深亚微米大规模集成电路
互连线
延迟
布局
布线
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子与封装
月刊
1681-1070
32-1709/TN
大16开
江苏无锡市惠河路5号(208信箱)
2002
chi
出版文献量(篇)
3006
总下载数(次)
24
总被引数(次)
9543
论文1v1指导