基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
高速、高精度数字脉压处理器的设计与实现是现代雷达系统的关键技术之一.针对FPGA实现的定点脉压处理器数据动态范围小、处理精度低的缺点,提出并实现了一个高性能浮点脉压处理器.文中重点阐述了自定制浮点数据格式的确定、浮点运算的FPGA实现及处理器硬件实现等关键技术.该处理器已投入使用,工作性能稳定,系统时钟80 MHz,能在140 μs时间内完成1 024点信号的脉压,处理误差小于-60 dB,功耗小于5 W.
推荐文章
基于FPGA的单精度浮点SVD处理器
浮点单精度
SVD
GA
G3RDIC
双平面旋转
级联信号处理器的FPGA实现
CPLD
FPGA.FIR滤波器
级联信号处理器
微处理器浮点IP核集成设计
浮点IP
耦合单元
集成
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 浮点脉压处理器的FPGA实现研究
来源期刊 现代雷达 学科 工学
关键词 脉冲压缩 现场可编程门阵列 快速傅里叶变换
年,卷(期) 2005,(10) 所属期刊栏目 信号与数据处理
研究方向 页码范围 41-44
页数 4页 分类号 TN957
字数 3604字 语种 中文
DOI
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (5)
共引文献  (16)
参考文献  (5)
节点文献
引证文献  (3)
同被引文献  (6)
二级引证文献  (6)
1994(3)
  • 参考文献(1)
  • 二级参考文献(2)
1996(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2001(5)
  • 参考文献(3)
  • 二级参考文献(2)
2005(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2006(1)
  • 引证文献(1)
  • 二级引证文献(0)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(2)
  • 引证文献(1)
  • 二级引证文献(1)
2016(2)
  • 引证文献(0)
  • 二级引证文献(2)
2017(1)
  • 引证文献(0)
  • 二级引证文献(1)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
脉冲压缩
现场可编程门阵列
快速傅里叶变换
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代雷达
月刊
1004-7859
32-1353/TN
大16开
南京3918信箱110分箱
28-288
1979
chi
出版文献量(篇)
5197
总下载数(次)
19
总被引数(次)
32760
论文1v1指导