基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
采用上华0.6μm DPDM CMOS工艺,设计实现了一种基于片上系统应用的低功耗、高增益Rail-to-Rail运算放大器IP核.基于BSIM3V3 Spice模型,采用Hspice对整个电路进行仿真,在5V的单电源电压工作条件下,直流开环增益达到l07.8dB,相位裕度为62.4°,单位增益带宽为4.3MHz,功耗只有0.34mW.
推荐文章
一种低压高性能的Rail-to-Rail运算放大器
恒跨导
Rail-to-Rail
运算放大器
AB类
一种1.8-V Rail-to-Rail CMOS运算放大器的设计
模拟集成电路
运算放大器
Rail-to-Rail
高性能Rail-to-Rail恒定跨导CMOS运算放大器
Rail-to-Rail
恒定跨导
浮动电流源
CMOS运算放大器
1.5V低功耗Rail-to-Rail CMOS运算放大器
CMOS
低功耗
rail-to-rail
运算放大器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种基于SOC应用的Rail-to-Rail运算放大器IP核
来源期刊 西安电子科技大学学报(自然科学版) 学科 工学
关键词 Rail-to-Rail CMOS 运算放大器 IP核 片上系统
年,卷(期) 2005,(1) 所属期刊栏目
研究方向 页码范围 112-115
页数 4页 分类号 TN402
字数 1710字 语种 中文
DOI 10.3969/j.issn.1001-2400.2005.01.025
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 杨银堂 西安电子科技大学宽禁带半导体材料与器件教育部重点实验室 420 2932 23.0 32.0
2 朱樟明 西安电子科技大学宽禁带半导体材料与器件教育部重点实验室 164 1318 18.0 26.0
3 王帆 西安电子科技大学宽禁带半导体材料与器件教育部重点实验室 4 27 2.0 4.0
4 翟艳 西安电子科技大学宽禁带半导体材料与器件教育部重点实验室 4 33 3.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (3)
节点文献
引证文献  (14)
同被引文献  (2)
二级引证文献  (3)
1994(2)
  • 参考文献(2)
  • 二级参考文献(0)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2006(2)
  • 引证文献(2)
  • 二级引证文献(0)
2008(3)
  • 引证文献(3)
  • 二级引证文献(0)
2009(4)
  • 引证文献(3)
  • 二级引证文献(1)
2010(3)
  • 引证文献(3)
  • 二级引证文献(0)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
2012(3)
  • 引证文献(1)
  • 二级引证文献(2)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
Rail-to-Rail
CMOS
运算放大器
IP核
片上系统
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
西安电子科技大学学报(自然科学版)
双月刊
1001-2400
61-1076/TN
西安市太白南路2号349信箱
chi
出版文献量(篇)
4652
总下载数(次)
5
总被引数(次)
38780
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导