基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
FFT算法是高速实时信号处理的关键算法之一,在数字EW接收机中有着广泛的应用前景.本文基于Xilinx公司的Vertex-Ⅱ Pro系列FPGA,设计一种级联结构的1024点FFT处理器,采用基-4并行蝶算单元,能并行处理四路输入数据,极大地提高了FFT的处理速度.在系统时钟为100MHz时,完成1024点复数FFT运算仅需要2.56μs.
推荐文章
基于FPGA的FFT处理器的设计与实现
FFT
FPGA
基4算法,硬件实验结果
基于FPGA的64点FFT处理器设计
FPGA
基-4FFT算法
64点FFT
VHDL
FFT处理器的FPGA设计方法
FFT
FPGA
状态机
基于FPGA的FFT处理器设计
FFT算法
FPGA
流水线结构
蝶形运算
流图
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种基于FPGA的高性能FFT处理器设计
来源期刊 电子对抗技术 学科 工学
关键词 FPGA FFT处理器 基-4蝶算单元 并行结构
年,卷(期) 2005,(4) 所属期刊栏目 学术论文与技术报告
研究方向 页码范围 44-47
页数 4页 分类号 TP391
字数 2757字 语种 中文
DOI 10.3969/j.issn.1674-2230.2005.04.010
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 尧德中 117 861 14.0 23.0
2 张傲华 2 26 2.0 2.0
6 张正鸿 中国电子科技集团公司第二十九研究所 3 23 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (4)
共引文献  (24)
参考文献  (3)
节点文献
引证文献  (20)
同被引文献  (20)
二级引证文献  (38)
1969(1)
  • 参考文献(0)
  • 二级参考文献(1)
1976(1)
  • 参考文献(0)
  • 二级参考文献(1)
1979(1)
  • 参考文献(0)
  • 二级参考文献(1)
1986(1)
  • 参考文献(0)
  • 二级参考文献(1)
1999(1)
  • 参考文献(1)
  • 二级参考文献(0)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2006(2)
  • 引证文献(2)
  • 二级引证文献(0)
2007(4)
  • 引证文献(2)
  • 二级引证文献(2)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
2009(4)
  • 引证文献(4)
  • 二级引证文献(0)
2010(7)
  • 引证文献(3)
  • 二级引证文献(4)
2011(5)
  • 引证文献(2)
  • 二级引证文献(3)
2012(5)
  • 引证文献(1)
  • 二级引证文献(4)
2013(4)
  • 引证文献(1)
  • 二级引证文献(3)
2014(6)
  • 引证文献(2)
  • 二级引证文献(4)
2015(4)
  • 引证文献(0)
  • 二级引证文献(4)
2016(4)
  • 引证文献(0)
  • 二级引证文献(4)
2017(6)
  • 引证文献(1)
  • 二级引证文献(5)
2018(4)
  • 引证文献(1)
  • 二级引证文献(3)
2020(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
FPGA
FFT处理器
基-4蝶算单元
并行结构
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子信息对抗技术
双月刊
1674-2230
51-1694/TN
大16开
成都市茶店子429信箱011分箱
1986
chi
出版文献量(篇)
2049
总下载数(次)
5
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导