作者:
原文服务方: 河北省科学院学报       
摘要:
主要论述了基于FPGA技术的数据接口模块(RS)的设计思想及方法.并重点介绍了板极处理器接口模块和工作模式选择模块的具体实现方法,仿真实现了设计结果.具有较强的通用性.
推荐文章
基于FPGA的八通道高速ADC的时序设计
无线数据传输
多通道ADC
串行数据
并行数据
时钟管理
时序设计
智能四通道CAN模块设计
在线可编程
硬件设计语言
双口存储器
冗余
基于FPGA的以太网接口数据采集器设计与实现
数据采集
FPGA
以太网
水声环境
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 16通道数据接口模块FPGA设计
来源期刊 河北省科学院学报 学科
关键词 FPGA 接口模块
年,卷(期) 2005,(z1) 所属期刊栏目
研究方向 页码范围 104-106
页数 3页 分类号 TP3
字数 语种 中文
DOI 10.3969/j.issn.1001-9383.2005.z1.039
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 徐静萍 西安邮电学院电子与信息工程系 11 35 4.0 5.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
FPGA
接口模块
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
河北省科学院学报
季刊
1001-9383
13-1081/N
大16开
1984-01-01
chi
出版文献量(篇)
1657
总下载数(次)
0
总被引数(次)
5900
论文1v1指导