基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
结合高速、实时快速傅里叶变换(FFT)的实际需求,在分析了基4、按频率抽取(DIF)FFT算法的基础上,采用多级串行的同步流水线结构,利用现场可编程门阵列(FPGA)完成1 024点、16位复数点、块浮点FFT.整个设计划分成多个功能模块,全部采用Verilog HDL描述,并在Virtex-Ⅱ器件上实现.结果表明,利用FPGA实现复杂的数字信号处理(DSP)算法是完全可行的.
推荐文章
基于FPGA的高速实时FFT处理器设计
FFT
FPGA
块浮点
状态机
基于FPGA的高速定点FFT处理器的设计
FPGA
FFT处理器
流水线结构
并行技术
基4蝶形运算单元
基于FPGA的64点FFT处理器设计
FPGA
基-4FFT算法
64点FFT
VHDL
基于FPGA的FFT处理器的设计与实现
FFT
FPGA
基4算法,硬件实验结果
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的高速实时FFT处理器设计
来源期刊 电子工程师 学科 工学
关键词 FFT,FPGA,流水线操作,块浮点,Verilog HDL
年,卷(期) 2005,(1) 所属期刊栏目 信息处理与显示技术
研究方向 页码范围 54-56
页数 3页 分类号 TN911.7
字数 2858字 语种 中文
DOI 10.3969/j.issn.1674-4888.2005.01.020
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 刘刚 29 182 8.0 12.0
2 周海斌 7 125 6.0 7.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (33)
同被引文献  (11)
二级引证文献  (76)
2005(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2006(5)
  • 引证文献(5)
  • 二级引证文献(0)
2007(8)
  • 引证文献(8)
  • 二级引证文献(0)
2008(13)
  • 引证文献(5)
  • 二级引证文献(8)
2009(20)
  • 引证文献(5)
  • 二级引证文献(15)
2010(12)
  • 引证文献(3)
  • 二级引证文献(9)
2011(10)
  • 引证文献(2)
  • 二级引证文献(8)
2012(7)
  • 引证文献(1)
  • 二级引证文献(6)
2013(7)
  • 引证文献(0)
  • 二级引证文献(7)
2014(7)
  • 引证文献(2)
  • 二级引证文献(5)
2015(4)
  • 引证文献(0)
  • 二级引证文献(4)
2016(4)
  • 引证文献(1)
  • 二级引证文献(3)
2017(8)
  • 引证文献(1)
  • 二级引证文献(7)
2018(2)
  • 引证文献(0)
  • 二级引证文献(2)
2019(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
FFT,FPGA,流水线操作,块浮点,Verilog HDL
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
信息化研究
双月刊
1674-4888
32-1797/TP
大16开
江苏省南京市
28-251
1975
chi
出版文献量(篇)
4494
总下载数(次)
11
总被引数(次)
24149
论文1v1指导